DAC82001 は、バッファなしの電圧出力を備えた高精度、低消費電力の、16 ビット・シングル・チャネル D/A コンバータ (DAC) です。
DAC82001 は 3.3V および 5V 電源で動作し、1LSB の DNL、2LSB の INL という直線性を提供します。高精度で、かつパッケージが小型であるため、本デバイスはゲインおよびオフセット較正、電圧設定点生成、電源制御などのアプリケーションに非常に適しています。DAC82001 にはパワー・オン・リセット (POR) 回路が組み込まれています。このパワー・オン・リセット回路により、起動時の DAC 出力を (RSTSEL ピンのステータスに基づいて) 確実にゼロ・スケールまたは中間スケールに設定し、かつ有効なコードが本デバイスに書き込まれるまでそのスケールを維持します。RESET ピンが Low にプルダウンされた後、すべての内部レジスタは非同期的にリセットされます。
DAC82001 は、最高 50MHz のクロック速度で動作する多用途の 3 線式シリアル・ペリフェラル・インターフェイス (SPI) を使用しています。
部品番号 | パッケージ(1) | 本体サイズ (公称) |
---|---|---|
DAC82001 | DRX (WSON、10) | 2.50mm × 2.50mm |
Changes from Revision * (September 2022) to Revision A (November 2022)
PIN | TYPE | DESCRIPTION | |
---|---|---|---|
NAME | NO. | ||
AGND | 4 | Ground | Ground reference point for all circuitry on the device. |
NC | 9 | — | Do not connect |
RESET | 5 | Input | Asynchronous reset. Active low. If RESET is low, all DAC channels reset either to zero-scale (RSTSEL = AGND) or to midscale (RSTSEL = VDD). |
RSTSEL | 3 | Input | Reset select pin. DAC powers up to zero scale if RSTSEL = AGND. DAC powers up to midscale if RSTSEL = VDD. |
SCLK | 6 | Input | Serial interface clock of SPI. |
SDIN | 8 | Input | Serial interface data input of SPI. Data are clocked into the input shift register on each falling edge of the SCLK pin. |
SYNC | 7 | Input | Serial data enable of SPI. Active low. This input is the frame-synchronization signal for the serial data. When the signal goes low, the serial interface input shift register is enabled. |
VDD | 1 | Power | Analog supply voltage (2.7 V to 5.5 V) |
VOUT | 2 | Output | Analog output voltage from DAC |
VREF | 10 | Input | This pin is the external reference input to the device. |