JAJSMK8A
october 2021 – june 2023
DLPA300
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Pin Configuration and Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics Control Logic
6.6
5-V Linear Regulator
6.7
Bias Voltage Boost Converter
6.8
Reset Voltage Buck-Boost Converter
6.9
VOFFSET Regulator
6.10
Switching Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
5-V Linear Regulator
7.3.2
Bias Voltage Boost Converter
7.3.3
Reset Voltage Buck-Boost Converter
7.3.4
VOFFSET Regulator
7.3.5
Serial Communications Port (SCP)
7.4
Device Functional Modes
8
Application and Implementation
8.1
Application Information
8.2
Typical Application
8.2.1
Design Requirements
8.2.2
Detailed Design Procedure
8.2.2.1
Component Selection Guidelines
8.2.3
Application Curves
9
Power Supply Recommendations
9.1
Power Supply Rail Guidelines
10
Layout
10.1
Layout Guidelines
10.1.1
Grounding Guidelines
10.2
Thermal Considerations
11
Device and Documentation Support
11.1
サード・パーティ製品に関する免責事項
11.2
Device Support
11.2.1
Device Nomenclature
11.3
Documentation Support
11.3.1
Related Documentation
11.4
ドキュメントの更新通知を受け取る方法
11.5
サポート・リソース
11.6
Trademarks
11.7
静電気放電に関する注意事項
11.8
用語集
12
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
PFP|80
MPQF049B
サーマルパッド・メカニカル・データ
発注情報
jajsmk8a_oa
1
特長
DLP®
9μm ピクセルのデジタル・マイクロミラー・デバイス (DMD) 向けに設計
DLP780NE
DLP780TE
DLP800RE
DLP781NE
DLP781TE
DLP801RE
DLP801XE
9μm ピクセルの DMD が必要とするマイクロミラーのクロック・パルスを生成
マイクロミラーのクロック・パルスに必要とされる専用の電圧レベルを生成