JAJSUV5A June 2024 – August 2024 DLPA3085
PRODUCTION DATA
DLPA3085 および DMD の損傷を防止するため、 DMD ブロックの故障を継続的に監視します。DMD 電圧を保証できるように、発生する可能性のある複数の故障を監視します。故障には、制御ループの欠損や、コンバータの出力電圧が高すぎる、または低すぎるなどが考えられます。全体的な DMD フォルト ビットは、メイン ステータス レジスタ (0x0C) の DMD_FAULT にあります。 表 6-2 に示すいずれかの故障が発生した場合、DMD_FAULT ビットが High にセットされます。
パワー グッド |
||
ブロック | レジスタ ビット | スレッショルド |
HV レギュレータ | DMD_PG_FAULT | DMD_VRESET:90%、 DMD_VOFFSET および DMD_VBIAS:86% 立ち上がり、 66% 立ち下がり |
PWR1 | BUCK_DMD1_PG_FAULT | 比率:72% |
PWR2 | BUCK_DMD2_PG_FAULT | 比率:72% |
PWR3 (LDO_2) | LDO_GP2_PG_FAULT / LDO_DMD1_PG_ FAULT | 80% 立ち上がり、 60% 立ち下がり |
PWR4 (LDO_1) | LDO_GP1_PG_FAULT / LDO_DMD1_PG_ FAULT | 80% 立ち上がり、 60% 立ち下がり |
過電圧 |
||
ブロック | レジスタ ビット | スレッショルド (V) |
PWR1 | BUCK_DMD1_OV_FAULT | 比率:120% |
PWR2 | BUCK_DMD2_OV_FAULT | 比率:120% |
PWR3 (LDO_2) | LDO_GP2_OV_FAULT / LDO_DMD1_OV_FAULT | 7 |
PWR4 (LDO_1) | LDO_GP1_OV_FAULT / LDO_DMD1_OV_FAULT | 7 |