JAJSLD1C
May 2021 – November 2022
DLPC6540
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Pin Configuration and Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Power Electrical Characteristics
6.6
Pin Electrical Characteristics
6.7
DMD HSSI Electrical Characteristics
6.8
DMD Low-Speed LVDS Electrical Characteristics
6.9
V-by-One Interface Electrical Characteristics
6.10
USB Electrical Characteristics
6.11
System Oscillator Timing Requirements
6.12
Power Supply and Reset Timing Requirements
6.13
DMD HSSI Timing Requirements
6.14
DMD Low-Speed LVDS Timing Requirements
6.15
V-by-One Interface General Timing Requirements
6.16
Source Frame Timing Requirements
6.17
Synchronous Serial Port Interface Timing Requirements
6.18
Master and Slave I2C Interface Timing Requirements
6.19
Programmable Output Clock Timing Requirements
6.20
JTAG Boundary Scan Interface Timing Requirements (Debug Only)
6.21
JTAG ARM Multi-Ice Interface Timing Requirements (Debug Only)
6.22
Multi-Trace ETM Interface Timing Requirements
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Input Sources
7.3.2
Processing Delays
7.3.3
V-by-One Interface
7.3.4
DMD (HSSI) Interface
7.3.5
Program Memory Flash Interface
7.3.6
GPIO Supported Functionality
7.3.7
Debug Support
7.4
Device Operational Modes
7.4.1
Standby Mode
7.4.2
Active Mode
7.4.2.1
Normal Configuration
8
Power Supply Recommendations
8.1
Power Supply Management
8.2
Hot Plug Usage
8.3
Power Supplies for Unused Input Source Interfaces
8.4
Power Supplies
8.4.1
1.15-V Power Supplies
8.4.2
1.21V Power Supply
8.4.3
1.8-V Power Supplies
8.4.4
3.3-V Power Supplies
9
Layout
9.1
Layout Guidelines
9.1.1
General Layout Guidelines
9.1.2
Power Supply Layout Guidelines
9.1.3
Layout Guidelines for Internal Controller PLL Power
9.1.4
Layout Guideline for DLPC6540 Reference Clock
9.1.4.1
Recommended Crystal Oscillator Configuration
9.1.5
V-by-One Interface Layout Considerations
9.1.6
USB Interface Layout Considerations
9.1.7
DMD Interface Layout Considerations
9.1.8
General Handling Guidelines for Unused CMOS-Type Pins
9.1.9
Maximum Pin-to-Pin, PCB Interconnects Etch Lengths
9.2
Thermal Considerations
10
Device and Documentation Support
10.1
Device Support
10.1.1
Third-Party Products Disclaimer
10.1.2
Device Nomenclature
10.1.2.1
Device Markings
10.1.2.2
Package Data
10.2
Receiving Notification of Documentation Updates
10.3
サポート・リソース
10.4
Trademarks
10.5
Electrostatic Discharge Caution
10.6
Glossary
10.6.1
Video Timing Parameter Definitions
11
Mechanical, Packaging, and Orderable Information
79
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
ZDC|676
MPBGAP5
サーマルパッド・メカニカル・データ
発注情報
jajsld1c_oa
1
特長
DLPC6540
DLP471TP
デジタル・マイクロミラー・デバイス (DMD) を使用するコントローラは、以下をサポートします。
60Hz で最大 4K UHD
240Hz (2D) および 120Hz (3D) で最大 1080p
1、2、4、または 8 レーンの
V-by-One®
HS ビデオ入力ポート × 1
最大 600MHz のピクセル・クロックをサポート
最大 3.0Gbps の入力伝送レート
サポートされている入力形式
RGB、YCbCr、および ICtCp
4:4:4、4:2:2、4:2:0
FPU 搭載の内蔵
Arm®
Cortex®
R4F プロセッサ
88 本の構成可能な GPIO
プログラマブルな PWM ジェネレータ
プログラマブルなキャプチャ・タイマおよび遅延タイマ
USB 2.0 ハイスピード OTG コントローラ
SPI 1次/ 2次コントローラ
I
2
C 1次/ 2次コントローラ
UART および割り込みコントローラ
ワーピング・エンジン
1D、2D、および 3D キーストーン補正の改善
光歪み補正 (たとえば 、短い投影の場合、半径方向と横方向の色歪み)
ワーピング (マルチポイント・マニュアル・ワープおよびフル・ワープ・マップ・アクセス 62 × 32ポイント)
ブレンディング (手動ブレンディングおよびフル・ブレンディング・マップ・アクセス 63 × 32 ポイント)
追加の画像処理
DynamicBlack
TI の
DLP®
BrilliantColor™
技術
HDR10 (PQ および HLG) をサポート
フレーム・レート変換
色座標調整
白色色温度調整
逆ガンマ補正をプログラム可能
空間分割 / 時分割多重化
3D ディスプレイの統合サポート
スプラッシュ・スクリーンの表示とキャプチャ
2G ビットのフレーム・メモリを内蔵し、外部の高速メモリが不要
外部メモリに対応
マイクロプロセッサおよび PWM シーケンス用のパラレル・フラッシュ
スプラッシュ・キャプチャおよびワーピング用の 2 次フラッシュ
システム制御
DMD 電源およびリセット・ドライバ制御
DMD 画像の左右 / 上下反転
JTAG バウンダリ・スキャン・テストをサポート