JAJSVR4A May   2024  – November 2024 DP83TC818S-Q1

PRODUCTION DATA  

  1.   1
  2. 1特長
  3. 2アプリケーション
  4. 3概要
  5. 4デバイス比較表
  6. 5アプリケーション情報
    1. 5.1 MAC セキュリティ
    2. 5.2 TC10 スリープ ウェークアップ
    3. 5.3 時間同期機能
    4. 5.4 内蔵オーディオ オーバー イーサネット
    5. 5.5 DP83TC818 EVM-MC およびソフトウェア サポート
  7. 6デバイスおよびドキュメントのサポート
    1. 6.1 ドキュメントの更新通知を受け取る方法
    2. 6.2 サポート・リソース
    3. 6.3 コミュニティ リソース
    4. 6.4 商標
    5. 6.5 静電気放電に関する注意事項
    6. 6.6 用語集
  8. 7メカニカル、パッケージ、および注文情報
    1. 7.1 付録:パッケージ オプション
      1. 7.1.1 パッケージ情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

DP83TC818S-Q1 デバイスは、IEEE 802.3bw と Open Alliance (OA) に準拠した車載認定済み 100Base-T1 イーサネット物理層トランシーバです。このデバイスは、シールドあり / なしの単一ツイストペア ケーブル上でデータを送受信するために必要なすべての物理層機能を、xMII インターフェイスの柔軟性と TC10 のスリープ ウェーク機能により提供します。

DP83TC818S-Q1 は IEEE802.1AS/IEEE1588v2 ハードウェア タイムスタンプ フラクショナル PLL を内蔵しており、高精度の時間同期を実現できます。このフラクショナル PLL は、ウォール クロックの周波数と位相の同期 (外部 VCXO が不要) と、オーディオとその他の ADAS アプリケーションで必要とされる広範な時間同期周波数の生成を可能にします。本 PHY は、AVB などのオーディオ アプリケーションのためのメディア クロックとビット クロックを生成するため、IEEE 1722 CRF デコード機能も内蔵しています。

ネットワーク上の通信を保護するため、DP83TC818S-Q1 は IEEE 802.1AE ライン レート セキュリティ機能 (認証と暗号化 (任意) をサポート) を備えています。DP83TC818S-Q1 は、最大 16 のセキュア アソシエーション (SA) チャネル (自動 SAK ロールオーバ対応) と拡張パケット ナンバリングをサポートしています。DP83TC818S-Q1 は、不要なパケットをフィルタするための Ingress 分類機能を備えており、エンドツーエンドのセキュリティのための WAN MACsec サポートしています。

DP83TC818S-Q1 は、テキサス・インスツルメンツの 100BASE-T1 PHY および 1000BASE-T1 PHY とフットプリント互換であるため、1 枚のボードでさまざまな速度と機能に設計を拡張できます。

製品情報
部品番号 パッケージ(1) 本体サイズ (公称)(2)
DP83TC818S-Q1 VQFN (36) 6.00mm × 6.00mm
利用可能なすべてのパッケージについては、「メカニカル、パッケージ、および注文情報」を参照してください。
パッケージ サイズ (長さ × 幅) は公称値であり、該当する場合はピンも含まれます。
DP83TC818S-Q1 概略回路図概略回路図