JAJSD42B February 2017 – December 2017 DRV8320 , DRV8320R , DRV8323 , DRV8323R
PRODUCTION DATA.
このモードでは、VDS_OCPイベント後にすべての外部MOSFETがディスエーブルになり、nFAULTピンがLowになります。この方法で外部MOSFETがディスエーブルにされた場合、ドライバでは、プログラムされているIDRIVE設定ではなく、より低いゲート駆動電流用の設定が自動的に使用されます。この設定により、大きな電流が存在する場合は、システム内の寄生容量から発生する誘導性キックバックを最小限に抑えるために、その電流をゆっくりと低下させることができます。SPIレジスタでは、FAULT、VDS_OCP、および対応するMOSFET OCPビットがHighにラッチされます。VDS_OCP状態が解消され、CLR_FLTビットまたはENABLEリセット・パルス(tRST)のいずれかによって障害クリア・コマンドが実行されると、通常動作が再開されます(ゲート・ドライバの動作が再開され、nFAULTピンが解放される)。