JAJSD42B February 2017 – December 2017 DRV8320 , DRV8320R , DRV8323 , DRV8323R
PRODUCTION DATA.
DCオフセットを最小限に抑えるために、DRV8323とDRV8323Rの各デバイスでは、SPIレジスタ(CSA_CAL_X)またはCALピンを介して自動オフセット較正を実行できます。較正がイネーブルになると、アンプへの入力は短絡されて負荷は切り離され、アンプのゲイン(GCSA)は40V/V設定に変更されます。その後は入力オフセットを最小化するために、アンプの自動トリム・ルーチンが実行されます。較正がイネーブルになってから自動トリム・ルーチンが完了するまでに100µsかかります。この時間が経過した後、外部コントローラによる追加のオフセット較正を実行する必要がある場合は、引き続きアンプの入力が短絡されて負荷が切り離され、ゲインは40V/Vのまま変更されません。オフセット較正を完了するには、CSA_CAL_XレジスタまたはCALピンをLowに戻す必要があります。デバイスが較正を完了すると、ゲインは元のゲイン設定に戻ります。最適な結果が得られるように、オフセット較正は外部MOSFETがスイッチングしていないときに実行し、アンプにノイズの影響が及ぶ可能性を減らしてください。デバイスが単方向モードで構成されている場合は、電流センス・アンプが較正モードに入ると、VREFピンが双方向モードに設定されます。CSA_CAL_Xレジスタが設定されていないチャネルがあったとしても、VREFピンの設定は3つの電流センス・アンプすべてのチャネルに影響します。