JAJSPA5
July 2020
DRV8353M
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Device Comparison Table
6
Pin Configuration and Functions
Pin Functions—40-Pin DRV8353M Devices
7
Absolute Maximum Ratings
8
ESD Ratings
9
Recommended Operating Conditions
10
Thermal Information
11
Electrical Characteristics
12
SPI Timing Requirements
13
Detailed Description
13.1
Overview
13.2
Functional Block Diagram
13.3
Feature Description
13.3.1
Three Phase Smart Gate Drivers
13.3.1.1
PWM Control Modes
13.3.1.1.1
6x PWM Mode (PWM_MODE = 00b or MODE Pin Tied to AGND)
13.3.1.1.2
3x PWM Mode (PWM_MODE = 01b or MODE Pin = 47 kΩ to AGND)
13.3.1.1.3
1x PWM Mode (PWM_MODE = 10b or MODE Pin = Hi-Z)
13.3.1.1.4
Independent PWM Mode (PWM_MODE = 11b or MODE Pin Tied to DVDD)
13.3.1.2
Device Interface Modes
13.3.1.2.1
Serial Peripheral Interface (SPI)
13.3.1.2.2
Hardware Interface
13.3.1.3
Gate Driver Voltage Supplies and Input Supply Configurations
13.3.1.4
Smart Gate Drive Architecture
13.3.1.4.1
IDRIVE: MOSFET Slew-Rate Control
13.3.1.4.2
TDRIVE: MOSFET Gate Drive Control
13.3.1.4.3
Propagation Delay
13.3.1.4.4
MOSFET VDS Monitors
13.3.1.4.5
VDRAIN Sense and Reference Pin
13.3.2
DVDD Linear Voltage Regulator
13.3.3
Pin Diagrams
13.3.4
Low-Side Current-Shunt Amplifiers
13.3.4.1
Bidirectional Current Sense Operation
13.3.4.2
Unidirectional Current Sense Operation (SPI only)
13.3.4.3
Amplifier Calibration Modes
13.3.4.4
MOSFET VDS Sense Mode (SPI Only)
13.3.5
Gate Driver Protective Circuits
13.3.5.1
VM Supply and VDRAIN Undervoltage Lockout (UVLO)
13.3.5.2
VCP Charge-Pump and VGLS Regulator Undervoltage Lockout (GDUV)
13.3.5.3
MOSFET VDS Overcurrent Protection (VDS_OCP)
13.3.5.3.1
VDS Latched Shutdown (OCP_MODE = 00b)
13.3.5.3.2
VDS Automatic Retry (OCP_MODE = 01b)
13.3.5.3.3
VDS Report Only (OCP_MODE = 10b)
13.3.5.3.4
VDS Disabled (OCP_MODE = 11b)
13.3.5.4
VSENSE Overcurrent Protection (SEN_OCP)
13.3.5.4.1
VSENSE Latched Shutdown (OCP_MODE = 00b)
13.3.5.4.2
VSENSE Automatic Retry (OCP_MODE = 01b)
13.3.5.4.3
VSENSE Report Only (OCP_MODE = 10b)
13.3.5.4.4
VSENSE Disabled (OCP_MODE = 11b or DIS_SEN = 1b)
13.3.5.5
Gate Driver Fault (GDF)
13.3.5.6
Overcurrent Soft Shutdown (OCP Soft)
13.3.5.7
Thermal Warning (OTW)
13.3.5.8
Thermal Shutdown (OTSD)
13.3.5.9
Fault Response Table
13.4
Device Functional Modes
13.4.1
Gate Driver Functional Modes
13.4.1.1
Sleep Mode
13.4.1.2
Operating Mode
13.4.1.3
Fault Reset (CLR_FLT or ENABLE Reset Pulse)
13.5
Programming
13.5.1
SPI Communication
13.5.1.1
SPI
13.5.1.1.1
SPI Format
13.6
Register Maps
13.6.1
Status Registers
13.6.1.1
Fault Status Register 1 (address = 0x00h)
13.6.1.2
Fault Status Register 2 (address = 0x01h)
13.6.2
Control Registers
13.6.2.1
Driver Control Register (address = 0x02h)
13.6.2.2
Gate Drive HS Register (address = 0x03h)
13.6.2.3
Gate Drive LS Register (address = 0x04h)
13.6.2.4
OCP Control Register (address = 0x05h)
13.6.2.5
CSA Control Register (address = 0x06h)
13.6.2.6
Driver Configuration Register (address = 0x07h)
14
Application and Implementation
14.1
Application Information
14.2
Typical Application
14.2.1
Primary Application
14.2.1.1
Design Requirements
14.2.1.2
Detailed Design Procedure
14.2.1.2.1
External MOSFET Support
14.2.1.2.1.1
MOSFET Example
14.2.1.2.2
IDRIVE Configuration
14.2.1.2.2.1
IDRIVE Example
14.2.1.2.3
VDS Overcurrent Monitor Configuration
14.2.1.2.3.1
VDS Overcurrent Example
14.2.1.2.4
Sense-Amplifier Bidirectional Configuration
14.2.1.2.4.1
Sense-Amplifier Example
14.2.1.2.5
Single Supply Power Dissipation
14.2.1.2.6
Single Supply Power Dissipation Example
14.2.1.3
Application Curves
15
Power Supply Recommendations
15.1
Bulk Capacitance Sizing
16
Layout
16.1
Layout Guidelines
16.2
Layout Example
17
Device and Documentation Support
17.1
Device Support
17.1.1
Device Nomenclature
17.2
Documentation Support
17.2.1
Related Documentation
17.3
ドキュメントの更新通知を受け取る方法
17.4
サポート・リソース
17.5
Trademarks
17.6
静電気放電に関する注意事項
17.7
用語集
18
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RTA|40
MPQF134A
サーマルパッド・メカニカル・データ
RTA|40
QFND055H
発注情報
jajspa5_oa
1
特長
9~100V、トリプル・ハーフブリッジ・ゲート・ドライバ
拡張 T
A
動作 (-55℃~125℃)
(オプション) トリプル・ローサイド電流シャント・アンプ
スマート・ゲート・ドライブ・アーキテクチャ
調整可能なスルーレート制御による EMI 性能の向上
V
GS
ハンドシェイクおよび最小限のデッド・タイム挿入により貫通電流を回避
50mA~1A のピーク・ソース電流
100mA~2A のピーク・シンク電流
強力なプルダウンにより dV/dt を低減
ゲート・ドライバ電源を内蔵
ハイサイド・ダブラー・チャージ・ポンプによる 100% PWM デューティ・サイクル制御
ローサイドのリニア・レギュレータ
トリプル電流シャント・アンプ内蔵
可変ゲイン (5、10、20、40V/V)
双方向または単方向のサポート
6x、3x、1x、および独立 PWM モード
120° センサ付き動作をサポート
SPI またはハードウェア・インターフェイスを利用可能
低消費電力のスリープ・モード (V
VM
= 48V で 20µA)
保護機能内蔵
VM 低電圧誤動作防止 (UVLO)
ゲート駆動電源低電圧 (GDUV)
MOSFET V
DS
過電流保護 (OCP)
MOSFET 貫通電流防止
ゲート・ドライバのフォルト (GDF)
熱警告およびシャットダウン (OTW/OTSD)
フォルト状態インジケータ (nFAULT)