JAJSVI5
October 2024
DRV8376
ADVANCE INFORMATION
1
1
特長
2
アプリケーション
3
概要
4
Device Comparison Table
5
Pin Configuration and Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
SPI Timing Requirements
6.7
SPI Slave Mode Timings
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Output Stage
7.3.2
Control Modes
7.3.2.1
6x PWM Mode (PWM_MODE = 00b or 01b or MODE_SR Pin Tied to AGND or in Hi-Z)
7.3.2.2
3x PWM Mode (xPWM_MODE = 10b or 11b or MODE_SR Pin is Connected to GVDD or to GVDD with RMODE)
7.3.3
Device Interface Modes
7.3.3.1
Serial Peripheral Interface (SPI)
7.3.3.2
Hardware Interface
7.3.4
AVDD and GVDD Linear Voltage Regulator
7.3.5
Charge Pump
7.3.6
Slew Rate Control
7.3.7
Cross Conduction (Dead Time)
7.3.8
Propagation Delay
7.3.9
Pin Diagrams
7.3.9.1
Logic Level Input Pin (Internal Pulldown)
7.3.9.2
Logic Level Input Pin (Internal Pullup)
7.3.9.3
Open Drain Pin
7.3.9.4
Push Pull Pin
7.3.9.5
Four Level Input Pin
7.3.10
Current Sense Amplifiers
7.3.10.1
Current Sense Amplifier Operation
7.3.11
Active Demagnetization
7.3.11.1
Automatic Synchronous Rectification Mode (ASR Mode)
7.3.11.1.1
Automatic Synchronous Rectification in Commutation
7.3.11.1.2
Automatic Synchronous Rectification in PWM Mode
7.3.11.2
Automatic Asynchronous Rectification Mode (AAR Mode)
7.3.12
Cycle-by-Cycle Current Limit
7.3.12.1
Cycle by Cycle Current Limit with 100% Duty Cycle Input
7.3.13
Protections
7.3.13.1
VM Supply Undervoltage Lockout (RESET)
7.3.13.2
AVDD Undervoltage Protection (AVDD_UV)
7.3.13.3
GVDD Undervoltage Lockout (GVDD_UV)
7.3.13.4
VCP Charge Pump Undervoltage Lockout (CPUV)
7.3.13.5
Overvoltage Protections (OV)
7.3.13.6
Overcurrent Protection (OCP)
7.3.13.6.1
OCP Latched Shutdown (OCP_MODE = 00b)
7.3.13.6.2
OCP Automatic Retry (OCP_MODE = 01b)
7.3.13.6.3
OCP Report Only (OCP_MODE = 10b)
7.3.13.6.4
OCP Disabled (OCP_MODE = 11b)
7.3.13.7
Thermal Warning (OTW)
7.3.13.8
Thermal Shutdown (OTS)
7.4
Device Functional Modes
7.4.1
Functional Modes
7.4.1.1
Sleep Mode
7.4.1.2
Operating Mode
7.4.1.3
Fault Reset (CLR_FLT or nSLEEP Reset Pulse)
7.4.2
DRVOFF functionality
7.5
SPI Communication
7.5.1
Programming
7.5.1.1
SPI Format
7.6
Register Map
7.6.1
STATUS Registers
7.6.2
CONTROL Registers
8
Application and Implementation
8.1
Application Information
8.2
Power Supply Recommendations
8.2.1
Bulk Capacitance
8.3
Layout
8.3.1
Layout Guidelines
8.3.2
Layout Example
8.3.3
Thermal Considerations
8.3.3.1
Power Dissipation
9
Device and Documentation Support
9.1
Documentation Support
9.2
サポート・リソース
9.3
Trademarks
9.4
静電気放電に関する注意事項
9.5
用語集
10
Revision History
11
Mechanical, Packaging, and Orderable Information
11.1
Package Option Addendum
11.2
Tape and Reel Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
NLG|28
サーマルパッド・メカニカル・データ
発注情報
jajsvi5_oa
1
特長
三相 BLDC モーター ドライバ
48V システムをサポート
最大 100kHz の PWM 周波数をサポート
アクティブ消磁により電力損失を低減
サイクル単位の電流制限により位相電流を制限
動作電圧:4.5V~65V (絶対最大定格 70V)
高い出力電流能力:ピーク 4.5A
低い MOSFET オンステート抵抗
T
A
= 25℃で 400mΩ の R
DS(ON)
(HS + LS)
1.1V/ns のスルーレートと逆方向回復損失の最小化手法により、スイッチング損失を低減します
調整可能なスルー レート オプション
200ns 未満の非常に短いデッドタイムと、100ns 未満の伝搬遅延により、小さい可聴ノイズとモーター制御が容易
低消費電力スリープ モード
1.5µA (標準値) (V
VM
= 24V、T
A
= 25°C)
複数の制御インターフェイス オプション
6x PWM 制御インターフェイス
3x PWM 制御インターフェイス
電流センス機能内蔵、外付け電流センス抵抗不要
柔軟なデバイス構成オプション
DRV8376S:デバイスの構成とフォルト ステータスのための 5MHz、16 ビット SPI インターフェイス
DRV8376H:ハードウェア ピンベースの構成
1.8V、3.3V、5V のロジック入力をサポート
3.3V (5%)、30mA LDO レギュレータ内蔵
5V (5%)、30mA LDO レギュレータ内蔵
各種保護機能を内蔵
電源低電圧誤動作防止 (UVLO)
チャージ ポンプ低電圧 (CPUV)
過電流保護 (OCP)
熱警告およびシャットダウン (OTW/OTSD)
フォルト状況表示ピン (nFAULT)
SPI インターフェイスによるフォルト診断 (オプション)