JAJSL85 November   2020 DRV8434E

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. 改訂履歴
  5. ピン構成および機能
    1.     端子機能
  6. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格
    3. 6.3 推奨動作条件
    4. 6.4 熱に関する情報
    5. 6.5 電気的特性
      1. 6.5.1 代表的特性
  7. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 ブリッジの制御
      2. 7.3.2 電流レギュレーション
      3. 7.3.3 ディケイ・モード
        1. 7.3.3.1 ミックス・ディケイ
        2. 7.3.3.2 ファースト・ディケイ
        3. 7.3.3.3 スマート・チューン・ダイナミック・ディケイ
        4. 7.3.3.4 スマート・チューン・リップル・コントロール
        5. 7.3.3.5 ブランキング時間
      4. 7.3.4 チャージ・ポンプ
      5. 7.3.5 リニア電圧レギュレータ
      6. 7.3.6 論理およびクワッドレベル・ピン構造図
        1. 7.3.6.1 nFAULT ピン
      7. 7.3.7 保護回路
        1. 7.3.7.1 VM 低電圧誤動作防止 (UVLO)
        2. 7.3.7.2 VCP 低電圧誤動作防止 (CPUV)
        3. 7.3.7.3 過電流保護 (OCP)
        4. 7.3.7.4 サーマル・シャットダウン (OTSD)
        5.       フォルト条件のまとめ
    4. 7.4 デバイスの機能モード
      1. 7.4.1 スリープ・モード (nSLEEP = 0)
      2. 7.4.2 動作モード (nSLEEP = 1)
      3. 7.4.3 nSLEEP リセット・パルス
      4.      機能モードのまとめ
  8. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
      2. 8.2.2 詳細な設計手順
        1. 8.2.2.1 電流レギュレーション
        2. 8.2.2.2 消費電力および熱に関する計算
      3. 8.2.3 アプリケーション曲線
    3. 8.3 代替アプリケーション
      1. 8.3.1 設計要件
      2. 8.3.2 詳細な設計手順
        1. 8.3.2.1 電流レギュレーション
        2. 8.3.2.2 ステッピング・モータの速度
        3. 8.3.2.3 ディケイ・モード
  9. 電源に関する推奨事項
    1. 9.1 バルク・コンデンサ
  10. 10レイアウト
    1. 10.1 レイアウトの注意点
    2. 10.2 レイアウト例
  11. 11メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

DRV8434E/P デバイスは、さまざまな産業用アプリケーションに適したデュアル H ブリッジ・モータ・ドライバです。このデバイスを使用すると、2 つの DC モータまたは 1 つのバイポーラ・ステッパ・モータを駆動できます。

本ドライバの出力段は、2 つのフル H ブリッジとして構成された N チャネル・パワー MOSFET、チャージ・ポンプ・レギュレータ、電流検出およびレギュレーション回路、保護回路で構成されます。内蔵の電流検出機能では内部の電流ミラー・アーキテクチャを使用するため、外部シャント抵抗が不要になり、基板面積の節約とシステムコストの削減が可能です。低消費電力のスリープ・モードにより、内部回路の多くをシャットダウンして、非常に低い静止電流を実現できます。保護機能として、電源低電圧誤動作防止 (UVLO)、チャージ・ポンプ低電圧検出 (CPUV)、過電流検出 (OCP)、デバイス過熱検出 (TSD) を内蔵しています。

DRV8424E/P は、最大 2.5A のフルスケール・モータまたは最大 4A のピークを持つブラシ付きモータを駆動できます (PCB 設計に依存)。

製品情報
型番(1)パッケージ本体サイズ (公称)
DRV8434EPWPRHTSSOP (28)9.7mm × 4.4mm
DRV8434ERGERVQFN (24)4.0mm × 4.0mm
DRV8434PPWPRHTSSOP (28)9.7mm × 4.4mm
DRV8434PRGERVQFN (24)4.0mm × 4.0mm
利用可能なすべてのパッケージについては、このデータシートの末尾にある注文情報を参照してください。
GUID-958304B6-D0FE-425E-9617-89C15BD01186-low.gif図 3-1 DRV8434E の概略回路図
GUID-4871D9DC-BA16-4565-B553-1B840463E2B2-low.gif図 3-2 DRV8434P の概略回路図