JAJSHE6A
October 2018 – MAY 2019
DRV8876
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
概略回路図
4
改訂履歴
5
ピン構成および機能
端子機能
6
仕様
6.1
絶対最大定格
6.2
ESD 定格 (通信機器)
6.3
推奨動作条件
6.4
熱特性
6.5
電気的特性
6.6
代表的特性
7
詳細説明
7.1
概要
7.2
機能ブロック図
7.3
機能説明
7.3.1
外付け部品
7.3.2
制御モード
7.3.2.1
PH/EN 制御モード (PMODE = 論理 Low)
7.3.2.2
PWM 制御モード (PMODE = 論理 High)
7.3.2.3
独立ハーフブリッジ制御モード (PMODE = Hi-Z)
7.3.3
電流センスおよびレギュレーション
7.3.3.1
電流センシング
7.3.3.2
電流レギュレーション
7.3.3.2.1
固定オフ時間電流チョッピング
7.3.3.2.2
サイクル単位電流チョッピング
7.3.4
保護回路
7.3.4.1
VM 電源低電圧誤動作防止 (UVLO)
7.3.4.2
VCP チャージ・ポンプ低電圧誤動作防止 (CPUV)
7.3.4.3
OUT 過電流保護 (OCP)
7.3.4.4
過熱検出保護 (TSD)
7.3.4.5
フォルト条件のまとめ
7.3.5
ピン構造図
7.3.5.1
論理レベル入力
7.3.5.2
トライレベル入力
7.3.5.3
クワッドレベル入力
7.4
デバイスの機能モード
7.4.1
アクティブ・モード
7.4.2
低消費電力スリープ・モード
7.4.3
フォルト・モード
8
アプリケーションと実装
8.1
アプリケーション情報
8.2
代表的なアプリケーション
8.2.1
主要アプリケーション
8.2.1.1
設計要件
8.2.1.2
詳細な設計手順
8.2.1.2.1
電流センスおよびレギュレーション
8.2.1.2.2
消費電力および出力電流特性
8.2.1.2.3
熱性能
8.2.1.2.3.1
定常状態熱性能
8.2.1.2.3.2
過渡熱性能
8.2.1.3
アプリケーション曲線
8.2.2
代替アプリケーション
8.2.2.1
設計要件
8.2.2.2
詳細な設計手順
8.2.2.2.1
電流センスおよびレギュレーション
8.2.2.3
アプリケーション曲線
9
電源に関する推奨事項
9.1
バルク・コンデンサ
10
レイアウト
10.1
レイアウトの注意点
10.2
レイアウト例
10.2.1
HTSSOP のレイアウト例
10.2.2
VQFN のレイアウト例
11
デバイスおよびドキュメントのサポート
11.1
ドキュメントのサポート
11.1.1
関連資料
11.2
ドキュメントの更新通知を受け取る方法
11.3
コミュニティ・リソース
11.4
商標
11.5
静電気放電に関する注意事項
11.6
Glossary
12
メカニカル、パッケージ、および注文情報
13
メカニカル、パッケージ、および注文情報
パッケージ・オプション
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
メカニカル・データ(パッケージ|ピン)
RGT|16
PWP|16
サーマルパッド・メカニカル・データ
PWP|16
PPTD023AC
RGT|16
QFND098S
発注情報
jajshe6a_oa
jajshe6a_pm
1
特長
N チャネル駆動 H ブリッジ・モータ・ドライバ
1 つの双方向ブラシ付き DC モータを駆動
2 つの単方向ブラシ付き DC モータ
その他の抵抗性および誘導性負荷
4.5V~37V の動作電源電圧範囲
高い出力電流能力
DRV8876
:3.5A ピーク
電流検出およびレギュレーション機能を内蔵
比例電流出力 (IPROPI)
電流レギュレーション (IMODE) を選択可能
サイクル単位または固定のオフ時間
入力制御モード (PMODE) を選択可能
PH/EN および PWM H ブリッジ制御モード
独立したハーフブリッジ制御モード
1.8V、3.3V、5V のロジック入力電圧に対応
スリープ・モードでの非常に低い消費電力
V
VM
= 24V、T
J
= 25℃で 1µA 未満
拡散スペクトラム・クロックによる低い電磁気妨害 (EMI)
保護機能内蔵
低電圧誤動作防止 (UVLO)
チャージ・ポンプ低電圧検出 (CPUV)
過電流保護 (OCP)
サーマル・シャットダウン (TSD)
フォルトからの自動復帰
フォルト通知出力ピン (nFAULT)