JAJSG55G
may 2013 – november 2020
DS90UB913A-Q1
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
Revision History
Device Comparison Table
5
Pin Configuration and Functions
Pin Functions: DS90UB913A-Q1 Serializer
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Recommended Serializer Timing For PCLK
6.7
AC Timing Specifications (SCL, SDA) - I2C-Compatible
6.8
Bidirectional Control Bus DC Timing Specifications (SCL, SDA) - I2C-Compatible
6.9
Timing Diagrams
6.10
Serializer Switching Characteristics
6.11
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Serial Frame Format
7.3.2
Line Rate Calculations for the DS90UB913A/914A
7.3.3
Error Detection
7.3.4
Synchronizing Multiple Cameras
7.3.5
General Purpose I/O (GPIO) Descriptions
7.3.6
LVCMOS VDDIO Option
7.3.7
Pixel Clock Edge Select (TRFB / RRFB)
7.3.8
Power Down
7.4
Device Functional Modes
7.4.1
DS90UB913A/914A Operation with External Oscillator as Reference Clock
7.4.2
DS90UB913A/914A Operation with Pixel Clock from Imager as Reference Clock
7.4.3
MODE Pin on Serializer
7.4.4
Internal Oscillator
7.4.5
Built In Self Test
7.4.6
BIST Configuration and Status
7.4.7
Sample BIST Sequence
7.5
Programming
7.5.1
Programmable Controller
7.5.2
Description of Bidirectional Control Bus and I2C Modes
7.5.3
I2C Pass-Through
7.5.4
Slave Clock Stretching
7.5.5
ID[x] Address Decoder on the Serializer
7.5.6
Multiple Device Addressing
7.6
Register Maps
Application and Implementation
8.1
Application Information
8.1.1
Power Over Coax
8.1.2
Power-Up Requirements and PDB Pin
8.1.3
AC Coupling
8.1.4
Transmission Media
8.2
Typical Applications
8.2.1
Coax Application
8.2.1.1
Design Requirements
8.2.1.2
Detailed Design Procedure
8.2.1.3
Application Curves
8.2.2
STP Application
8.2.2.1
Design Requirements
8.2.2.2
Detailed Design Procedure
8.2.2.3
Application Curves
Power Supply Recommendations
8
Layout
8.1
Layout Guidelines
8.1.1
Interconnect Guidelines
8.2
Layout Example
9
Device and Documentation Support
9.1
Documentation Support
9.1.1
Related Documentation
9.2
Receiving Notification of Documentation Updates
9.3
Support Resources
9.4
Trademarks
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RTV|32
MPQF166B
サーマルパッド・メカニカル・データ
RTV|32
QFND448B
発注情報
jajsg55g_oa
jajsg55g_pm
1
特長
車載アプリケーション向けに AEC-Q100 認証済み
デバイス温度グレード 2:-40℃~+105℃の動作時周囲温度範囲
25MHz~100MHz の入力ピクセル・クロックをサポート
データ・ペイロードをプログラム可能:
100MHz までの 10 ビット・ペイロード
75MHz までの 12 ビット・ペイロード
継続的な低レイテンシの双方向制御インターフェイス・チャネル、400kHz の I2C をサポート
組み込みクロックと DC バランスされたコーディングにより AC カップリング相互接続に対応
最大 15m の同軸ケーブル、または最大 20m のシールド・ツイストペア・ケーブルを駆動可能
堅牢な同軸ケーブル給電 (PoC) 動作
4 つの専用汎用入出力
シリアライザへの 1.8V、2.8V、3.3V 互換のパラレル入力
1.8V の単一電源
ISO 10605 および IEC 61000-4-2 ESD に準拠
シリアライザの小さな占有面積 (5mm x 5mm)