JAJSGQ1C December 2018 – January 2021 DS90UB941AS-Q1
PRODUCTION DATA
スプリッタの動作は、DSI 入力を有効化する前に設定する必要があります。これにより、ビデオを転送する前に本デバイスは適切なモードに確実に移行できます。
スプリッタ・モードは、DUAL_CTL1 レジスタの FPD3_TX_MODE 制御で強制スプリッタ・モードを選択することで有効化されます。
以下に説明するように、デュアル・イメージ・プロセス・モードに応じて適切にスプリッタ動作を行うように本デバイスを設定する必要があります。本デバイスがスプリッタ・モードに設定されていない限り、本デバイスのポート 1 レジスタへの書き込みは許可されません。したがってスプリッタ・モードは、ポート 1 レジスタを設定する前に有効化する必要があります。
スプリッタ・モードの場合、ビデオを適切にバッファリングできるように IMG_DELAY 値を設定する必要があります。左 / 右画像処理または交互ライン画像処理の場合、デフォルト設定値の 12 ピクセルで十分ですが、出力ビデオをクロッピングする場合、有効なデータが利用可能になる前に送信されないように、より大きな値を設定する必要があります。交互ピクセル形式または VC-ID に基づく分割の場合、3D 画像の水平同期期間と水平バック・ポーチ期間の合計を上回るように IMG_DELAY フィールド (単位:ピクセル) を設定する必要があります。IMG_DELAY は、ポートごとに設定できます。
左 / 右画像処理または交互ライン画像処理の場合、本書の「3D 形式」セクションに記載されている画像処理要件に従う必要があります。
VC-ID に基づく分割の場合、VCID_SPLIT_CTL レジスタの VCID_SPLIT_EN 制御をセットし、また VCID_SEL_P0 および VCID_SEL_P1 フィールドを使用して各ポートの VC-ID 値も設定します。これらの設定は、FPD3_TX_MODE 制御レジスタで強制スプリッタ・モードを有効化する前に行う必要があります。
HSYNC アクティブ幅とバック・ポーチ幅の再生成は、IMG_HSYNC_CTLx レジスタによってオーバーライドできます。
スプリッタ・クロックの生成は SPLIT_CLK_CTLx レジスタによって制御されます。