JAJSHA5B May 2019 – January 2021 DS90UH941AS-Q1
PRODUCTION DATA
シリアライザは、BIST モードにある間、DSI 入力ピンのサンプリングを停止し、内部のオール・ゼロ・パターンに切り替えます。内部のオール・ゼロ・パターンは、スクランブラ、DC バランス化回路等を通り、シリアル・リンクを経由してデシリアライザに送信されます。デシリアライザは、シリアル・ストリームにロックすると、回復したシリアル・ストリームをオール・ゼロと比較し、エラーがあればステータス・レジスタに記録します。エラーは、デシリアライザの PASS ピンでも動的に報告されます。
シリアライザがバック・チャネルのシリアル・ストリームにロックすると、バック・チャネル・データの CRC エラーがチェックされます。リンク検出状態はレジスタ・ビット (0x0C[0] - Topic Link Label8.6.1) に示されます。CRC エラーは、デシリアライザの 8 ビット・レジスタに記録されます。このレジスタは、シリアライザが BIST モードに入るときにクリアされます。シリアライザが BIST モードを入るとすぐに、機能モード CRC レジスタがすべてのバック・チャネル CRC エラーの記録を開始します。BIST モード CRC エラー・レジスタは、BIST モードでのみアクティブであり、クリアされるか、シリアライザが BIST モードに再び入るまで、最後の BIST 実行結果を保持します。