SPRSP93 November 2024 F29H850TU , F29H859TU-Q1
ADVANCE INFORMATION
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
MIN | MAX | UNIT | ||
---|---|---|---|---|
Mode 0 |
||||
tc(SDC)M0 | Cycle time, SDx_Cy | 4 * tc(PLLRAWCLK) | 256 * SYSCLK period | ns |
tw(SDDHL)M0 | Pulse duration, SDx_Dy (high / Low) | 2 * tc(PLLRAWCLK) | ns | |
tsu(SDDV-SDCH)M0 | Setup time, SDx_Dy valid before SDx_Cy goes high | 1 * tc(PLLRAWCLK) + 3 | ns | |
th(SDCH-SDD)M0 | Hold time, SDx_Dy wait after SDx_Cy goes high | 1 * tc(PLLRAWCLK) + 3 | ns |