JAJSJ89F December   2019  – June 2024 ISO6740-Q1 , ISO6741-Q1 , ISO6742-Q1

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. ピン構成および機能
  6. 仕様
    1. 5.1  絶対最大定格
    2. 5.2  ESD 定格
    3. 5.3  推奨動作条件
    4. 5.4  熱に関する情報
    5. 5.5  電力定格
    6. 5.6  絶縁仕様
    7. 5.7  安全関連認証
    8. 5.8  安全限界値
    9. 5.9  電気的特性— 5V 電源
    10. 5.10 電源電流特性— 5V 電源
    11. 5.11 電気的特性— 3.3V 電源
    12. 5.12 電源電流特性— 3.3V 電源
    13. 5.13 電気的特性— 2.5V 電源 
    14. 5.14 電源電流特性— 2.5V 電源
    15. 5.15 電気的特性— 1.8V 電源
    16. 5.16 電源電流特性— 1.8V 電源
    17. 5.17 スイッチング特性— 5V 電源
    18. 5.18 スイッチング特性— 3.3V 電源
    19. 5.19 スイッチング特性— 2.5V 電源
    20. 5.20 スイッチング特性— 1.8V 電源
    21. 5.21 絶縁特性曲線
    22. 5.22 代表的特性
  7. パラメータ測定情報
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 電磁両立性 (EMC) に関する検討事項
    4. 7.4 デバイスの機能モード
      1. 7.4.1 デバイス I/O 回路図
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
      2. 8.2.2 詳細な設計手順
      3. 8.2.3 アプリケーション曲線
        1. 8.2.3.1 絶縁寿命
    3. 8.3 電源に関する推奨事項
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
        1. 8.4.1.1 PCB 材料
      2. 8.4.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 ドキュメントのサポート
      1. 9.1.1 関連資料
    2. 9.2 ドキュメントの更新通知を受け取る方法
    3. 9.3 サポート・リソース
    4. 9.4 商標
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • DW|16
サーマルパッド・メカニカル・データ
発注情報

概要

ISO674x-Q1 デバイスは、UL 1577 準拠の最大 5000VRMS の絶縁定格を必要とするコスト重視のアプリケーション向けに設計された高性能クワッド チャネル デジタル アイソレータです。これらのデバイスは VDE、TUV、CSA、CQC の認定も受けています。

ISO674x-Q1 デバイスは、CMOS または LVCMOS デジタル I/O を絶縁しながら、高い電磁気耐性と低い放射を低消費電力で実現します。各絶縁チャネルは、 テキサス・インスツルメンツの二重容量性二酸化ケイ素 (SiO2) 絶縁バリアで分離されたロジック入力および出力バッファを備えています。これらのデバイスにはイネーブル ピンがあり、対応する出力を高インピーダンスに移行して、マルチコントローラ駆動アプリケーションに使用できます。ISO6740-Q1 デバイスは 4 チャネルすべてが同じ方向ISO6741-Q1 デバイスは 3 つの順方向チャネルと 1 つの逆方向チャネルを持ち、ISO6742-Q1 デバイスには 2 つの順方向チャネルと 2 つの逆方向チャネルがあります。入力電力または入力信号が失われた場合のデフォルト出力は、接尾辞 F のないデバイスでは High、接尾辞 F のあるデバイスでは Low です。「デバイスの機能モード」のセクションも参照してください。

ISO674x-Q1 デバイスを絶縁電源と組み合わせて使用することで、CAN、LIN などのデータ バスのノイズ電流によって敏感な回路が損傷を受けることを防止できます。卓越したチップ設計およびレイアウト技法により、ISO674x-Q1 は電磁両立性が大幅に強化されているため、システム レベルの ESD、EFT、サージ、および放射のコンプライアンスを容易に達成できます。ISO674x-Q1 デバイス ファミリは、16 ピン SOIC ワイド ボディ (DW) パッケージで供給される、旧世代品に対するピン ツー ピン アップグレード製品です。

パッケージ情報
部品番号 パッケージ (1) 本体サイズ (公称) パッケージ サイズ(2)
ISO6740-Q1、ISO6740F-Q1

ISO6741-Q1、ISO6741F-Q1

ISO6742-Q1、ISO6742F-Q1

DW (SOIC、16) 10.30mm × 7.50mm 10.30mm × 10.30mm
ISO6742-Q1、ISO6742F-Q1 DWW (超幅広 SOIC、16)(3) 10.30mm × 14.0mm 10.30mm × 17.25mm
詳細については、セクション 11を参照してください。
パッケージ サイズ (長さ × 幅) は公称値であり、該当する場合はピンも含まれます。
製品プレビュー。
ISO6740-Q1 ISO6741-Q1 ISO6742-Q1 概略回路図

VCCI = 入力電源、 VCCO = 出力電源
GNDI = 入力グランド、GNDO = 出力グランド

概略回路図