JAJSMT5A
December 2021 – February 2023
ISO6760L
PRODUCTION DATA
1
特長
2
アプリケーション
3
説明
4
改訂履歴
5
ピン構成および機能
6
仕様
6.1
絶対最大定格
6.2
ESD 定格
6.3
推奨動作条件
6.4
熱に関する情報
6.5
電力定格
6.6
絶縁仕様
6.7
安全関連認証
6.8
安全限界値
6.9
電気的特性 - 5V 電源
6.10
電源電流特性 - 5V 電源
6.11
電気的特性 - 3.3V 電源
6.12
電源電流特性 - 3.3V 電源
6.13
電気的特性 - 2.5V 電源
6.14
電源電流特性 - 2.5V 電源
6.15
電気的特性 - 1.8V 電源
6.16
電源電流特性 - 1.8V 電源
6.17
スイッチング特性 - 5V 電源
6.18
スイッチング特性 - 3.3V 電源
6.19
スイッチング特性 - 2.5V 電源
6.20
スイッチング特性 - 1.8V 電源
6.21
絶縁特性曲線
6.22
代表的特性
7
パラメータ測定情報
8
詳細説明
8.1
概要
8.2
機能ブロック図
8.3
機能説明
8.3.1
電磁両立性 (EMC) に関する検討事項
8.3.2
インターロック機能
8.4
デバイスの機能モード
8.4.1
デバイス I/O 回路図
9
アプリケーションと実装
9.1
アプリケーション情報
9.2
代表的なアプリケーション
9.2.1
設計要件
9.2.2
詳細な設計手順
9.2.3
アプリケーション曲線
10
絶縁寿命
11
電源に関する推奨事項
12
レイアウト
12.1
レイアウトのガイドライン
12.1.1
PCB 材料
12.2
レイアウト例
13
デバイスおよびドキュメントのサポート
13.1
ドキュメントのサポート
13.1.1
関連資料
13.2
ドキュメントの更新通知を受け取る方法
13.3
サポート・リソース
13.4
商標
13.5
静電気放電に関する注意事項
13.6
用語集
14
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DW|16
MSOI003I
サーマルパッド・メカニカル・データ
DW|16
QFND505A
発注情報
jajsmt5a_oa
13.1.1
関連資料
関連資料については、以下を参照してください。
テキサス・インスツルメンツ、
『デジタル・アイソレータ設計ガイド』
テキサス・インスツルメンツ、
『デジタル・アイソレータ設計ガイド』
テキサス・インスツルメンツ、
『絶縁の用語集』
テキサス・インスツルメンツ、
『産業用システムで ESD、EFT、サージの耐性を改善する目的で絶縁を使用する方法』アプリケーション・レポート
テキサス・インスツルメンツ、
『ADS79xx 12/10/8 ビット、1MSPS、16/12/8/4 チャネル、シングルエンド、MicroPower、シリアル・インターフェイス ADC』データシート
テキサス・インスツルメンツ、
『DAC161P997 シングル・ワイヤの 4~20mA ループ用 16 ビット DAC』データシート
テキサス・インスツルメンツ、
『MSP430G2132 ミックスド・シグナル・マイクロコントローラ』データシート
テキサス・インスツルメンツ、
『SN6501 絶縁電源用の変圧器ドライバ』データシート
テキサス・インスツルメンツ、
『TPS76333 低消費電力、150mA、低ドロップアウトのリニア・レギュレータ』データシート