JAJSMT5A December 2021 – February 2023 ISO6760L
PRODUCTION DATA
ISO6760L ファミリには一連の論理ゲートが組み込まれており、隣接チャネルのペアが同時に HIGH になることが防止されます。このインターロック回路は、IPM と組み合わされた場合、モジュールのハイサイド・スイッチとローサイド・スイッチの両方へのシュートスルー電流を防止する保護機能を提供します。ISO6760L チャネル・ペアリングのインターロックのブロック図に示すこの設計の使用により、チャネルのペアの片方がロジック HIGH のとき、もう一方のチャネルが確実にロジック LOW を出力することになります。ISO6760L デバイスの真理値表に ISO6760L の対応する入力状態へのロジック出力状態を、ISO6760LN (反転型) デバイスの真理値表に ISO6760LN (反転出力バージョン) の対応する入力状態へのロジック出力状態を示します。
INx_H |
INx_L |
OUTx_H |
OUTx_L |
---|---|---|---|
HIGH | LOW | HIGH | LOW |
LOW | HIGH | LOW | HIGH |
HIGH | HIGH | LOW | LOW |
LOW | LOW | LOW | LOW |
フローティング | フローティング | LOW | LOW |
INx_H |
INx_L |
OUTx_H |
OUTx_L |
---|---|---|---|
HIGH | LOW | LOW | HIGH |
LOW | HIGH | HIGH | LOW |
HIGH | HIGH | LOW | LOW |
LOW | LOW | LOW | LOW |
フローティング | フローティング | LOW | LOW |