JAJSVM9B September 2010 – November 2024 ISO7240CF-Q1 , ISO7241C-Q1 , ISO7242C-Q1
PRODUCTION DATA
このリソースの元の言語は英語です。 翻訳は概要を便宜的に提供するもので、自動化ツール (機械翻訳) を使用していることがあり、TI では翻訳の正確性および妥当性につきましては一切保証いたしません。 実際の設計などの前には、ti.com で必ず最新の英語版をご参照くださいますようお願いいたします。
ISO7240CF-Q1、ISO7241C-Q1、ISO7242C-Q1 の各デバイスは、複数のチャネル構成と出力イネーブル機能を備えたクワッド チャネル デジタル アイソレータです。これらのデバイスは、テキサス インスツルメンツ独自の二酸化ケイ素 (SiO2) 絶縁バリアで分離されたロジック入出力バッファを備えています。これらのデバイスは、絶縁型電源と組み合わせて使用することで、高電圧を遮断し、グランドを絶縁し、ノイズ電流がローカル グランドに入り込んでノイズに敏感な回路に干渉したり損傷を与えたりすることを防止します。
ISO7240C-Q1 ファミリのデバイスは、同じ方向に 4 チャネルを備えています。ISO7241C-Q1 ファミリのデバイスは、同じ方向に 3 チャネル、反対方向に 1 チャネルを備えています。ISO7242C-Q1 ファミリのデバイスは、各方向に 2 チャネルを備えています。
接尾辞 C (C オプション) のデバイスには、TTL 入力スレッショルドと、遷移パルスがデバイスの出力に渡されるのを防ぐノイズ フィルタが入力に備わっています。接尾辞 M (M オプション) のデバイスには、CMOS VCC/2 入力スレッショルドが備わっていますが、入力ノイズ フィルタはなく、追加の伝搬遅延も発生しません。
ISO7240CF デバイスは、ピン 7 に入力ディセーブル機能を備え、CTRL ピン (ピン 10) に High または Low が選択可能なフェイルセーフ出力機能を備えています。フェイルセーフ出力は、CTRL ピンにロジック High が印加された場合、またはピンが未接続のままである場合、ロジック High になります。CTRL ピンにロジック Low 信号が印加されると、フェイルセーフ出力はロジック Low 出力状態になります。ISO7240CF デバイスの入力ディセーブル機能により、絶縁バリアを通過してデータが出力に渡されるのを防ぎます。入力がディセーブルされるか、VCC1 がパワーダウンすると、出力は CTRL ピンによって設定されます。
これらのデバイスは、どちらの側でも 3.3V または 5V 電源から電力を供給でき、任意の組み合わせが可能です。信号入力ピンは、使用される電源電圧レベルに関係なく 5V 許容です。
これらのデバイスは、-40℃~+125℃の周囲温度範囲で動作するように特性評価されています。
部品番号 | パッケージ (1) | 本体サイズ (公称) | パッケージ サイズ(2) |
---|---|---|---|
ISO7240CF-Q1 | DW (SOIC、16) | 10.30mm × 7.50mm | 10.30mm × 10.30mm |
ISO7241C-Q1 | |||
ISO7242C-Q1 |
PIN | Type(1) | DESCRIPTION | |||
---|---|---|---|---|---|
NAME | ISO7240CF-Q1 | ISO7241C-Q1 | ISO7242C-Q1 | ||
CTRL | 10 | — | — | I | Failsafe output control. Output state is determined by CTRL pin when DISABLE is high or VCC1 is powered down. Output is high when CTRL is high or open and low when CTRL is low. |
DISABLE | 7 | — | — | I | Input disable. All input pins are disabled when DISABLE is high and enabled when DISABLE is low or open. |
EN | — | — | — | I | Output enable. All output pins are enabled when EN is high or open and disabled when EN is low. |
EN1 | — | 7 | 7 | I | Output enable 1. Output pins on side 1 are enabled when EN1 is high or open and disabled when EN1 is low. |
EN2 | — | 10 | 10 | I | Output enable 2. Output pins on side-2 are enabled when EN2 is high or open and disabled when EN2 is low. |
GND1 | 2, 8 | 2, 8 | 2, 8 | — | Ground connection for VCC1 |
GND2 | 9, 15 | 9, 15 | 9, 15 | — | Ground connection for VCC2 |
INA | 3 | 3 | 3 | I | Input, channel A |
INB | 4 | 4 | 4 | I | Input, channel B |
INC | 5 | 5 | 12 | I | Input, channel C |
IND | 6 | 11 | 11 | I | Input, channel D |
NC | — | — | — | — | No Connect pins are floating with no internal connection |
OUTA | 14 | 14 | 14 | O | Output, channel A |
OUTB | 13 | 13 | 13 | O | Output, channel B |
OUTC | 12 | 12 | 5 | O | Output, channel C |
OUTD | 11 | 6 | 6 | O | Output, channel D |
VCC1 | 1 | 1 | 1 | — | Power supply, VCC1 |
VCC2 | 16 | 16 | 16 | — | Power supply, VCC2 |