JAJSVZ6 December 2024 IWRL6432W
PRODUCTION DATA
上図に示すように、サンプルは 1 チャネルずつ送信されます。1 つのチャネルの 12 ビットすべてが、4 つのデータ レーンの 3 つの DDR_CLK エッジで送信され、その後に次の RX チャネルが送信されます。
フレーム クロック (FRM_CLK) は 12 の DDR_CLK エッジに及び、1 FRM_CLK で 48 ビットが送信されます。
FRM_CLK は、間に隙間を設けることができます。インターフェイス レートが着信レートよりも大きいことから、この機能が必要とされます。
DDR_CLK は連続的です。
DDR_CLK は、DFE 用に選択された 400MHz ADC CLK (ADC クロックの 1 つ) から生成されます。これは、DFE 用に選択された 400MHz クロックと同じです。
新しいサンプルは常に DDR_CLK の立ち上がりエッジから始まります。
FRM_CLK はデータ ビット全体にわたって有効であり、DDR_CLK に対するセットアップ時間 / ホールド時間を満たします。