JAJSN04A
april 2023 – august 2023
LM2103
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Pin Configuration and Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Switching Characteristics
6.7
Timing Diagrams
6.8
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Start-Up and UVLO
7.3.2
Input Stages
7.3.3
Level Shift
7.3.4
Output Stages
7.3.5
SH Transient Voltages Below Ground
7.4
Device Functional Modes
8
Application and Implementation
8.1
Application Information
8.2
Typical Application
8.2.1
Design Requirements
8.2.2
Detailed Design Procedure
8.2.2.1
Select External Bootstrap Diode and Its Series Resistor
8.2.2.2
Select Bootstrap and GVDD Capacitor
8.2.2.3
Select External Gate Driver Resistor
8.2.2.4
Estimate the Driver Power Loss
8.2.3
Application Curves
9
Power Supply Recommendations
10
Layout
10.1
Layout Guidelines
10.2
Layout Example
11
Device and Documentation Support
11.1
Device Support
11.1.1
サード・パーティ製品に関する免責事項
11.2
Documentation Support
11.2.1
Related Documentation
11.3
ドキュメントの更新通知を受け取る方法
11.4
サポート・リソース
11.5
Trademarks
11.6
静電気放電に関する注意事項
11.7
用語集
12
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
D|8
MSOI002K
サーマルパッド・メカニカル・データ
発注情報
jajsn04a_oa
jajsn04a_pm
Data Sheet
LM2103 8V UVLO (低電圧ロックアウト) とデッドタイム制御機能と反転入力搭載、
107V、0.5A/0.8A ハーフブリッジ・ドライバ