JAJSLI2 May 2022 LM25143-Q1
PRODUCTION DATA
図 10-4 に、各出力の出力電圧が 3.3V と 5V に設定され、定格負荷電流が 7A のデュアル出力同期整流降圧レギュレータの回路図を示します。この例では、3.5V から 36V の範囲内の公称入力電圧 12V に基づき、半負荷効率と全負荷効率の目標はそれぞれ、91% と 90% です。スイッチング周波数は、抵抗 RRT により 2.1MHz に設定されます。5V 出力を VCCX に接続することにより、IC バイアス電力の損失を低減し、効率を向上させます。
この設計と後続の設計例では、いくつかのアプリケーションにおける LM25143-Q1 コントローラを紹介します。入力電源バスのソース・インピーダンスによっては、特に低入力電圧と高出力電流の動作時条件における安定性を確保するために、入力に電解コンデンサが必要になることがあります。詳細については、セクション 10 を参照してください。