JAJSOF4 May 2022 LM5143A-Q1
PRODUCTION DATA
図 10-24 に、出力電圧 5V における単一出力、2 相同期整流降圧レギュレータの回路図を示します。想定される DC 負荷電流は 35A で、過渡は最大 50A です。この例では、公称入力電圧 48V 用に最適化された出力段を使用し、35A における目標効率は 94.5% です。スイッチング周波数は抵抗 RRT により 300kHz に設定され、大電流におけるシャント関連の損失を軽減するために、インダクタ DCR 電流の検出を使用します。5V 出力を VCCX に接続することにより、IC バイアス電力の損失を低減し、軽負荷効率を向上させます。FB1 を VDDA に接続するだけで、3.3V の出力電圧も実現可能です。