JAJSMA8A
july 2021 – august 2023
LM5157
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Device Comparison Table
6
Pin Configuration and Functions
7
Specifications
7.1
Absolute Maximum Ratings
7.2
ESD Ratings
7.3
Recommended Operating Conditions
7.4
Thermal Information
7.5
Electrical Characteristics
7.6
Typical Characteristics
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
Line Undervoltage Lockout (UVLO/SYNC/EN Pin)
8.3.2
High Voltage VCC Regulator (BIAS, VCC Pin)
8.3.3
Soft Start (SS Pin)
8.3.4
Switching Frequency (RT Pin)
8.3.5
Dual Random Spread Spectrum – DRSS (MODE Pin)
8.3.6
Clock Synchronization (UVLO/SYNC/EN Pin)
8.3.7
Current Sense and Slope Compensation
8.3.8
Current Limit and Minimum On Time
8.3.9
Feedback and Error Amplifier (FB, COMP Pin)
8.3.10
Power-Good Indicator (PGOOD Pin)
8.3.11
Hiccup Mode Overload Protection (MODE Pin)
8.3.12
Maximum Duty Cycle Limit and Minimum Input Supply Voltage
8.3.13
Internal MOSFET (SW Pin)
8.3.14
Overvoltage Protection (OVP)
8.3.15
Thermal Shutdown (TSD)
8.4
Device Functional Modes
8.4.1
Shutdown Mode
8.4.2
Standby Mode
8.4.3
Run Mode
8.4.3.1
Spread Spectrum Enabled
8.4.3.2
Hiccup Mode Protection Enabled
9
Application and Implementation
9.1
Application Information
9.2
Typical Application
9.2.1
Design Requirements
9.2.2
Detailed Design Procedure
9.2.2.1
Custom Design With WEBENCH® Tools
9.2.2.2
Recommended Components
9.2.2.3
Inductor Selection (LM)
9.2.2.4
Output Capacitor (COUT)
9.2.2.5
Input Capacitor
9.2.2.6
Diode Selection
9.2.3
Application Curve
9.3
System Examples
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.2
Layout Examples
12
Device and Documentation Support
12.1
Device Support
12.1.1
サード・パーティ製品に関する免責事項
12.1.2
Development Support
12.1.2.1
Custom Design With WEBENCH® Tools
12.1.3
Export Control Notice
12.2
Documentation Support
12.2.1
Related Documentation
12.3
ドキュメントの更新通知を受け取る方法
12.4
サポート・リソース
12.5
Trademarks
12.6
静電気放電に関する注意事項
12.7
用語集
13
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RTE|16
MPQF149D
サーマルパッド・メカニカル・データ
RTE|16
QFND525B
発注情報
jajsma8a_oa
jajsma8a_pm
1
特長
バッテリ・アプリケーションの広い動作範囲に適合
2.9V~45V の入力動作範囲
最大出力 48V (絶対最大定格 50V)
BIAS ≥ 2.9V のときの最小昇圧電源電圧 1.5V
最大 50V の入力過渡保護
バッテリ消費の最小化
低いシャットダウン電流 (I
Q
≤ 2.6µA)
低い動作電流 (I
Q
≤ 670µA)
小さなソリューション・サイズと低コスト
最大 2.2MHz のスイッチング周波数
16 ピン QFN パッケージ (3mm × 3mm)
内蔵エラー・アンプによりフォトカプラなしに 1 次側レギュレーションが可能 (フライバック)
高精度の電流制限 (
デバイス比較表
を参照)
EMI 低減
選択可能なデュアル・ランダム・スペクトラム拡散機能
リードレス・パッケージ
高い効率と低消費電力
R
DSON
= 45mΩ のスイッチ
高速スイッチング、低スイッチング損失
AM 帯域の干渉およびクロストークを回避
選択可能なクロック同期
スイッチング周波数を 100kHz~2.2MHz の広い範囲で動的にプログラム可能
保護機能内蔵
入力電圧範囲全体にわたって一定の電流制限
選択可能なヒカップ・モード過負荷保護
ライン UVLO をプログラム可能
OVP 保護
サーマル・シャットダウン
±1% 精度の高精度帰還基準電圧
調整可能なソフト・スタート
PGOOD インジケータ
WEBENCH®
Power Designer
により、LM5157x を使用するカスタム設計を作成