JAJSDD7
June 2017
LMC6482-MIL
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
4
改訂履歴
5
Pin Configuration and Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics for V+ = 5 V
6.6
Electrical Characteristics for V+ = 3 V
6.7
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Amplifier Topology
7.3.2
Input Common-Mode Voltage Range
7.3.3
Rail-to-Rail Output
7.4
Device Functional Modes
8
Application and Implementation
8.1
Application Information
8.1.1
Upgrading Applications
8.1.2
Data Acquisition Systems
8.1.3
Instrumentation Circuits
8.1.4
Spice Macromodel
8.2
Typical Applications
8.2.1
3-V Single Supply Buffer Circuit
8.2.1.1
Design Requirements
8.2.1.2
Detailed Design Procedure
8.2.1.2.1
Capacitive Load Compensation
8.2.1.2.1.1
Capacitive Load Tolerance
8.2.1.2.1.2
Compensating for Input Capacitance
8.2.1.2.1.3
Offset Voltage Adjustment
8.2.1.3
Application Curves
8.2.2
Typical Single-Supply Applications
9
Power Supply Recommendations
10
Layout
10.1
Layout Guidelines
10.2
Layout Example
11
デバイスおよびドキュメントのサポート
11.1
商標
11.2
静電気放電に関する注意事項
11.3
Glossary
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
Y|0
サーマルパッド・メカニカル・データ
発注情報
jajsdd7_oa
4
改訂履歴
日付
改訂内容
注
*
初版