JAJSVT7
December 2024
LMG5126
ADVANCE INFORMATION
1
1
特長
2
アプリケーション
3
概要
4
Pin Configuration and Functions
5
Specifications
5.1
Absolute Maximum Ratings
5.2
ESD Ratings
5.3
Recommended Operating Conditions
5.4
Thermal Information
5.5
Electrical Characteristics
5.6
Timing Requirements
6
Detailed Description
6.1
Overview
6.2
Functional Block Diagram
6.3
Feature Description
6.3.1
Device Configuration
6.3.2
Switching Frequency and Synchronization (SYNCIN)
6.3.3
Dual Random Spread Spectrum (DRSS)
6.3.4
Operation Modes (BYPASS, DEM, FPWM)
6.4
Device Functional Modes
6.4.1
Shutdown State
7
Application and Implementation
7.1
Application Information
7.1.1
Feedback Compensation
7.2
Typical Application
7.2.1
Application
7.2.2
Design Requirements
7.2.3
Detailed Design Procedure
7.2.3.1
Determining the Duty Cycle
7.2.3.2
Timing Resistor RT
7.2.3.3
Vout Programming
7.2.3.4
Inductor Selection Lm
7.2.3.5
Output Capacitor Cout
7.2.4
Application Curves
7.2.4.1
Efficiency
7.3
Power Supply Recommendations
7.4
Layout
7.4.1
Layout Guidelines
7.4.2
Layout Example
8
Device and Documentation Support
8.1
ドキュメントの更新通知を受け取る方法
8.2
サポート・リソース
8.3
Trademarks
8.4
静電気放電に関する注意事項
8.5
用語集
9
Revision History
10
Mechanical, Packaging, and Orderable Information
10.1
Package Option Addendum
10.2
Tape and Reel Information
10.3
Mechanical Data
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
VBT|22
サーマルパッド・メカニカル・データ
1
特長
入力電圧:6.5V~42V
V
(BIAS)
≧ 6.5V または V
OUT
≧ 6V について最低 2.5V
出力電圧 6V~60V
精度 2%、内部帰還抵抗
V
I
> V
OUT
のときバイパス動作
20kHz を超えるオーディオ帯域からのブート リフレッシュ
動的出力電圧追跡
デジタル PWM トラッキング (DTRK)
アナログ トラッキング (ATRK)
過電圧保護 (65V、50V、35V、25V)
小さいシャットダウン I
SD
:標準値 50μA (最大値 200μA)
小さい I
Q
:標準値 1.1mA (最大値 2.5mA)
マルチフェーズ インターリーブ動作によるスタッキング
外部クロックなしで最大 4 個のデバイス
スイッチング周波数:300kHz~2.5MHz
外部クロック (SYNCIN) への同期
スペクトラム拡散 (DRSS)
スイッチング モードを動的に選択可能 (FPWM、ダイオード エミュレーション)
電流センス抵抗、または DCR センシング
平均インダクタ電流モニタ
平均入力電流制限
電流制限 (30mV または 60mV) を選択可能
遅延時間 (DLY) を選択可能
パワー グッド インジケータ
プログラム可能な V
I
低電圧誤動作防止 (UVLO)
ウェッタブル フランク付きリードレス RLF-22 パッケージ