JAJSFL5D
April 2016 – June 2018
LMH1219
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
ブロック概略図
4
改訂履歴
5
概要(続き)
6
Pin Configuration and Functions
Pin Functions
7
Specifications
7.1
Absolute Maximum Ratings
7.2
ESD Ratings
7.3
Recommended Operating Conditions
7.4
Thermal Information
7.5
Electrical Characteristics
7.6
Recommended SMBus Interface AC Timing Specifications
7.7
Serial Parallel Interface (SPI) AC Timing Specifications
7.8
Typical Characteristics
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
4-Level Input Configuration Pins
8.3.2
Input Carrier Detect
8.3.3
-6 dB Splitter Mode Launch Amplitude for IN0
8.3.4
Continuous Time Linear Equalizer (CTLE)
8.3.4.1
Adaptive Cable Equalizer (IN0+)
8.3.4.2
Adaptive PCB Trace Equalizer (IN1±)
8.3.5
Input-Output Mux Selection
8.3.6
Clock and Data Recovery (CDR) Reclocker
8.3.7
Internal Eye Opening Monitor (EOM)
8.3.8
Output Function Control
8.3.9
Output Driver Amplitude and De-Emphasis Control
8.3.10
Status Indicators and Interrupts
8.3.10.1
LOCK_N (Lock Indicator)
8.3.10.2
CD_N (Carrier Detect)
8.3.10.3
INT_N (Interrupt)
8.3.11
Additional Programmability
8.3.11.1
Cable Length Indicator (CLI)
8.3.11.2
Digital MUTEREF
8.4
Device Functional Modes
8.4.1
System Management Bus (SMBus) Mode
8.4.1.1
SMBus Read and Write Transactions
8.4.1.1.1
SMBus Write Operation Format
8.4.1.1.2
SMBus Read Operation Format
8.4.2
Serial Peripheral Interface (SPI) Mode
8.4.2.1
SPI Read and Write Transactions
8.4.2.1.1
SPI Write Transaction Format
8.4.2.1.2
SPI Read Transaction Format
8.4.2.2
SPI Daisy Chain
8.5
LMH1219 Register Map
8.5.1
Share Register Page
8.5.2
CTLE/CDR Register Page
8.5.3
CableEQ/Drivers Register Page
9
Application and Implementation
9.1
Application Information
9.1.1
General Guidance for SMPTE and 10 GbE Applications
9.1.2
Optimizing Time to Adapt and Lock
9.1.3
LMH1219 and LMH0324 Compatibility
9.2
Typical Application
9.2.1
Design Requirements
9.2.2
Detail Design Procedure
9.2.3
Recommended VOD and DEM Register Settings
9.2.4
Application Performance Plots
10
Power Supply Recommendations
11
Layout
11.1
PCB Layout Guidelines
11.2
Layout Example
12
デバイスおよびドキュメントのサポート
12.1
ドキュメントの更新通知を受け取る方法
12.2
コミュニティ・リソース
12.3
商標
12.4
静電気放電に関する注意事項
12.5
Glossary
13
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RTW|24
MPQF167C
サーマルパッド・メカニカル・データ
RTW|24
QFND450A
発注情報
jajsfl5d_oa
jajsfl5d_pm
1
特長
ST-2082-1(12G)、ST-2081-1(6G)、ST-424(3G)、ST-292(HD)、ST-259(SD)をサポート
SMPTE 2022-5/6のSFF8431 (SFP+)をサポート
DVB-ASIおよびAES10 (MADI)と互換
基準クロックなしのリクロッカを内蔵し、SMPTEおよび10GbEレートを11.88Gbps、5.94Gbps、2.97Gbps、1.485Gbps、またはDivide-by-1.001のサブレート、270Mbps、10.3125Gbpsにロック
入力0 (IN0)の適応型ケーブル・イコライザ
ケーブルの到達範囲(Belden 1694A):
11.88Gbpsで75m (4Kp60 UHD)
5.94Gbpsで120m (UHD)
2.97Gbpsで200m (FHD)
1.485Gbpsで280m (HD)
270Mbpsで600m (SD)
入力1 (IN1)の適応型基板配線イコライザ
低消費電力: 250mW (標準値)
パワー・セービング・モード: 16mW
入力リターン・ロス・ネットワークを内蔵
2:1入力多重化、ディエンファシス付きの1:2ファンアウト出力
信号スプリッタ・モードをサポート(-6dBの開始振幅)
オンチップのループ・フィルタ・コンデンサとアイ・モニタ
単一の2.5Vからオンチップの1.8Vレギュレータで電力を供給
制御ピン、SPI、またはSMBusインターフェイスにより構成可能
4mm×4mmの24ピンQFNパッケージ
動作温度範囲: -40℃~+85℃