JAJSFL6D
April 2016 – June 2018
LMH1226
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
ブロック概略図
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Recommended SMBus Interface AC Timing Specifications
6.7
Serial Parallel Interface (SPI) AC Timing Specifications
6.8
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
4-Level Input Configuration Pins
7.3.2
Input Carrier Detect
7.3.3
Continuous Time Linear Equalizer (CTLE)
7.3.3.1
Adaptive PCB Trace Equalizer (IN1±)
7.3.4
Input-Output Mux Selection
7.3.5
Clock and Data Recovery (CDR) Reclocker
7.3.6
Internal Eye Opening Monitor (EOM)
7.3.7
Output Function Control
7.3.8
Output Driver Amplitude and De-Emphasis Control
7.3.9
Status Indicators and Interrupts
7.3.9.1
LOCK_N (Lock Indicator)
7.3.9.2
CD_N (Carrier Detect)
7.3.9.3
INT_N (Interrupt)
7.4
Device Functional Modes
7.4.1
System Management Bus (SMBus) Mode
7.4.1.1
SMBus Read and Write Transactions
7.4.1.1.1
SMBus Write Operation Format
7.4.1.1.2
SMBus Read Operation Format
7.4.2
Serial Peripheral Interface (SPI) Mode
7.4.2.1
SPI Read and Write Transactions
7.4.2.1.1
SPI Write Transaction Format
7.4.2.1.2
SPI Read Transaction Format
7.4.2.2
SPI Daisy Chain
7.5
LMH1226 Register Map
7.5.1
Share Register Page
7.5.2
CTLE/CDR Register Page
7.5.3
Drivers Register Page
8
Application and Implementation
8.1
Application Information
8.1.1
General Guidance for SMPTE and 10 GbE Applications
8.1.2
LMH1219 and LMH1226 Compatibility
8.2
Typical Application
8.2.1
Design Requirements
8.2.2
Detailed Design Procedure
8.2.3
Recommended VOD and DEM Register Settings
8.2.4
Application Performance Plots
9
Power Supply Recommendations
10
Layout
10.1
PCB Layout Guidelines
10.2
Layout Example
11
デバイスおよびドキュメントのサポート
11.1
ドキュメントの更新通知を受け取る方法
11.2
コミュニティ・リソース
11.3
商標
11.4
静電気放電に関する注意事項
11.5
Glossary
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RTW|24
MPQF167C
サーマルパッド・メカニカル・データ
RTW|24
QFND450A
発注情報
jajsfl6d_oa
jajsfl6d_pm
1
特長
ST-2082-1(12G)、ST-2081-1(6G)、ST-424(3G)、ST-292(HD)、ST-259(SD)をサポート
SMPTE 2022-5/6のSFF8431 (SFP+)をサポート
DVB-ASIおよびAES10 (MADI)と互換
基準クロックなしのリクロッカで、SMPTEおよび10GbEレートを11.88Gbps、5.94Gbps、2.97Gbps、1.485Gbps、またはDivide-by-1.001のサブレート、270Mbps、10.3125Gbpsにロック
基準クロックなしで高速なロック時間
入力1 (IN1)の適応型基板配線イコライザ
低消費電力: 214mW (標準値)
パワーセーブ・モード: 16mW
ディエンファシス付きの1:2のファンアウト出力を内蔵
オンチップのループ・フィルタとアイ開口部モニタ
単一の2.5Vからオンチップの1.8Vレギュレータで電力を供給
制御ピン、SPI、またはSMBusインターフェイスにより構成可能
4mm×4mm、24ピンのQFNパッケージ
動作温度範囲: -40℃~+85℃