JAJSFY7G
February 2012 – August 2018
LMK00304
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
機能ブロック図
LVPECL出力スイング(VOD)と周波数との関係
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Typical Characteristics
7
Parameter Measurement Information
7.1
Differential Voltage Measurement Terminology
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
VCC and VCCO Power Supplies
8.3.2
Clock Inputs
8.3.3
Clock Outputs
8.3.3.1
Reference Output
9
Application and Implementation
9.1
Driving the Clock Inputs
9.2
Crystal Interface
9.3
Termination and Use of Clock Drivers
9.3.1
Termination for DC-Coupled Differential Operation
9.3.2
Termination for AC-Coupled Differential Operation
9.3.3
Termination for Single-Ended Operation
10
Power Supply Recommendations
10.1
Power Supply Sequencing
10.2
Current Consumption and Power Dissipation Calculations
10.2.1
Power Dissipation Example: Worst-Case Dissipation
10.3
Power Supply Bypassing
10.3.1
Power Supply Ripple Rejection
10.4
Thermal Management
10.4.1
Support for PCB Temperature up to 105°C
11
デバイスおよびドキュメントのサポート
11.1
ドキュメントのサポート
11.1.1
関連資料
11.2
ドキュメントの更新通知を受け取る方法
11.3
コミュニティ・リソース
11.4
商標
11.5
静電気放電に関する注意事項
11.6
Glossary
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RTV|32
MPQF166B
サーマルパッド・メカニカル・データ
RTV|32
QFND448B
発注情報
jajsfy7g_oa
jajsfy7g_pm
2
アプリケーション
ADC、DAC、マルチ・ギガビット・イーサネット、XAUI、Fibre Channel、SATA/SAS、SONET/SDH、CPRI、高周波数バックプレーン用のクロック分配およびレベル変換
スイッチ、ルータ、ライン・カード、タイミング・カード
サーバー、コンピュータ、PCI Express (PCIe 3.0)
リモート無線ユニットおよびベースバンド・ユニット