JAJSJO8C March   2020  – January 2021 LMQ61460-Q1

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. 改訂履歴
  5. 概要 (続き)
  6. デバイス比較表
  7. ピン構成および機能
  8. 仕様
    1. 8.1 絶対最大定格
    2. 8.2 ESD 定格
    3. 8.3 推奨動作条件
    4. 8.4 熱に関する情報
    5. 8.5 電気的特性
    6. 8.6 タイミング特性
    7. 8.7 システム特性
    8. 8.8 代表的特性
  9. 詳細説明
    1. 9.1 概要
    2. 9.2 機能ブロック図
    3. 9.3 機能説明
      1. 9.3.1  EN/SYNC による有効化と VIN UVLO
      2. 9.3.2  EN/SYNC ピンによる同期
      3. 9.3.3  可変スイッチング周波数
      4. 9.3.4  クロックのロック
      5. 9.3.5  PGOOD 出力動作
      6. 9.3.6  内部 LDO、VCC UVLO、BIAS 入力
      7. 9.3.7  ブートストラップ電圧と VCBOOT-UVLO (CBOOT ピン)
      8. 9.3.8  調整可能な SW ノードのスルーレート
      9. 9.3.9  スペクトラム拡散
      10. 9.3.10 ソフトスタートとドロップアウトからの回復
      11. 9.3.11 出力電圧設定
      12. 9.3.12 過電流および短絡保護
      13. 9.3.13 サーマル・シャットダウン
      14. 9.3.14 入力電源電流
    4. 9.4 デバイスの機能モード
      1. 9.4.1 シャットダウン・モード
      2. 9.4.2 スタンバイ・モード
      3. 9.4.3 アクティブ・モード
        1. 9.4.3.1 CCM モード
        2. 9.4.3.2 自動モード – 軽負荷動作
          1. 9.4.3.2.1 ダイオード・エミュレーション
          2. 9.4.3.2.2 周波数低減
        3. 9.4.3.3 FPWM モード - 軽負荷動作
        4. 9.4.3.4 最小オン時間 (高入力電圧) での動作
        5. 9.4.3.5 ドロップアウト
  10. 10アプリケーションと実装
    1. 10.1 アプリケーション情報
    2. 10.2 代表的なアプリケーション
      1. 10.2.1 設計要件
      2. 10.2.2 詳細な設計手順
        1. 10.2.2.1  スイッチング周波数の選択
        2. 10.2.2.2  出力電圧の設定
        3. 10.2.2.3  インダクタの選択
        4. 10.2.2.4  出力コンデンサの選択
        5. 10.2.2.5  入力コンデンサの選択
        6. 10.2.2.6  ブート・コンデンサ
        7. 10.2.2.7  ブート抵抗
        8. 10.2.2.8  VCC
        9. 10.2.2.9  BIAS
        10. 10.2.2.10 CFF と RFF の選択
        11. 10.2.2.11 外部 UVLO
      3. 10.2.3 アプリケーション曲線
  11. 11電源に関する推奨事項
  12. 12レイアウト
    1. 12.1 レイアウトのガイドライン
      1. 12.1.1 グランドと熱に関する考慮事項
    2. 12.2 レイアウト例
  13. 13デバイスおよびドキュメントのサポート
    1. 13.1 ドキュメントのサポート
      1. 13.1.1 関連資料
    2. 13.2 ドキュメントの更新通知を受け取る方法
    3. 13.3 サポート・リソース
    4. 13.4 商標
    5. 13.5 静電気放電に関する注意事項
    6. 13.6 用語集
  14. 14メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

システム特性

以下の値は、代表的なアプリケーション回路の部品の値が使用されるという前提で、設計によって規定されています。特に記述のない限り、各制限値は接合部温度範囲 (-40℃~+150℃) にわたって適用されます。最小値および最大値は、試験、設計、統計的相関を使って求められています。標準値は TJ = 25℃における最も一般的なパラメータ基準値を表しており、参考目的にのみ提供されています。特に記述のない限り、次の条件が適用されます。VIN = 13.5V。VIN1 (VIN2 と短絡) = VIN。VOUT は出力設定値。これらのパラメータについては、出荷時のテストは行っていません。
パラメータ テスト条件 最小値 標準値 最大値 単位
効率
ƞ5V_2p1MHz 2.1MHz (標準値) での効率 VOUT = 5V、IOUT = 4A、RBOOT = 0Ω 93 %
VOUT = 5V、IOUT = 100μA、RBOOT = 0Ω、RFBT = 1MΩ 73
ƞ3p3V_2p1MHz 2.1MHz (標準値) での効率 VOUT = 3.3V、IOUT = 4A、RBOOT = 0Ω 91 %
VOUT = 3.3V、IOUT = 100μA、RBOOT = 0Ω、RFBT = 1MΩ 71
ƞ5V_400kHz 400kHz (標準値) での効率  VOUT = 5V、IOUT = 4A、RBOOT = 0Ω 95 %
VOUT = 5V、IOUT = 100μA、RBOOT = 0Ω、RFBT = 1MΩ 76
動作範囲
VVIN_MIN1 起動後、軽負荷時に完全に機能するための VIN VOUT を 3.3V に設定 3.0 V
VVIN_MIN2 起動後、最大定格負荷の 100% 時に完全に機能するための VIN VOUT を 3.3V に設定 3.95 V
IQ-VIN 動作時静止電流 (1) VOUT = 3.3V、IOUT = 0A、自動モード、RFBT = 1MΩ 7 µA
VOUT = 5V、IOUT = 0A、自動モード、RFBT = 1MΩ 10
VDROP1 インダクタの DCR 電圧降下を起こさせずにレギュレーション精度を維持するための入力と出力との電圧差 VOUT = 3.3V、IOUT = 4A、-3% の出力精度 (25℃) 0.4 V
VOUT = 3.3V、IOUT = 4A、-3% の出力精度 (125℃) 0.55
VDROP2 DCR 電圧降下を起こさせずに fSW ≧ 1.85MHz を維持するための入力と出力との電圧差 VOUT = 3.3V、IOUT = 4A、-3% のレギュレーション精度 (25℃) 0.8 V
VOUT = 3.3V、IOUT = 4A、-3% のレギュレーション精度 (125℃) 1.2
DMAX 最大デューティ・サイクル fSW = 1.85MHz 87 %
周波数フォールドバック中 98 %
RBOOT
tRISE SW ノードの立ち上がり時間 RBOOT = 0Ω、IOUT = 2A (10%~80%) 2.15 ns
RBOOT = 100Ω、IOUT = 2A (10%~80%) 2.7 ns
この仕様の意味と計算方法については、詳細説明を参照してください。