JAJSJX4A March 2020 – September 2020 LMQ62440-Q1
PRODUCTION DATA
ディスクリートのリセット・デバイスを置き換えるために PGOOD 機能が実装されているため、部品点数とコストを低減できます。帰還電圧が、規定された PGOOD スレッショルド (GUID-111A9EFF-2DAA-4790-8480-DFE9049C3EF6.html#GUID-111A9EFF-2DAA-4790-8480-DFE9049C3EF6 の PGOOD スレッショルドを参照) の外に出ると、PGOOD ピンの電圧は Low に遷移します。この遷移は、電流制限中、サーマル・シャットダウン中、ディスエーブル中、通常の起動中に発生する可能性があります。グリッチ・フィルタは、出力電圧の短時間の変動 (ラインおよび負荷過渡時など) に対するフラグの誤動作を防止します。tPGDFLT_FALL よりも短い出力電圧変動では、パワー・グッド・フラグは立ちません。#T4915986-53 に、パワー・グッド動作の詳細を示します。
パワー・グッド出力はオープン・ドレインの NMOS で構成されており、適切なロジック電源または VOUT に接続した外付けプルアップ抵抗が必要です。EN が Low にプルされると、フラグ出力も Low に強制されます。EN が Low の場合、入力電圧が 1V 以上 (標準値) である限り、パワー・グッドは有効です。
フォルト条件の開始 | フォルト条件の終了 (その後、PGOOD 出力が解放される前に tPGDFLT(rise) が経過する必要があります。) #T4915986-112 |
---|---|
「VOUT < VOUT-target × PGDUV」かつ「t > tPGDFLT(fall)」 | 出力電圧がレギュレートされている。 VOUT-target × (PGDUV + PGDHYST) < VOUT < VOUT-target × (PGDOV - PGDHYST) (GUID-111A9EFF-2DAA-4790-8480-DFE9049C3EF6.html#GUID-111A9EFF-2DAA-4790-8480-DFE9049C3EF6 の PGOOD スレッショルドを参照) |
「VOUT > VOUT-target × PGDOV」かつ「t > tPGDFLT(fall)」 | 出力電圧がレギュレートされている。 |
TJ > TSD_R | 「TJ < TSD_F」かつ「出力電圧がレギュレートされている」 |
EN < VEN (立ち下がり) | 「EN > VEN (立ち上がり)」かつ「出力電圧がレギュレートされている」 |
VCC < VCC_UVLO - VCC_UVLO_HYST | 「VCC > VCC_UVLO」かつ「出力電圧がレギュレートされている」 |