JAJSR90A September   2023  – July 2024 LMQ64480-Q1 , LMQ644A0-Q1 , LMQ644A2-Q1

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Device Comparison Table
  6. Pin Configuration and Functions
    1. 5.1 Wettable Flanks
  7. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Typical Characteristics
  8. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1  Input Voltage Range (VIN)
      2. 7.3.2  Enable EN Pin and Use as VIN UVLO
      3. 7.3.3  Output Voltage Selection and Soft Start
      4. 7.3.4  SYNC Allows Clock Synchronization and Mode Selection
      5. 7.3.5  Clock Locking
      6. 7.3.6  Adjustable Switching Frequency
      7. 7.3.7  Power-Good Output Voltage Monitoring
      8. 7.3.8  Internal LDO, VCC UVLO, and BIAS Input
      9. 7.3.9  Bootstrap Voltage and VCBOOT-UVLO (CB1 and CB2 Pin)
      10. 7.3.10 CONFIG Device Configuration Pin
      11. 7.3.11 Spread Spectrum
      12. 7.3.12 Soft Start and Recovery From Dropout
      13. 7.3.13 Overcurrent and Short-Circuit Protection
      14. 7.3.14 Hiccup
      15. 7.3.15 Thermal Shutdown
    4. 7.4 Device Functional Modes
      1. 7.4.1 Shutdown Mode
      2. 7.4.2 Standby Mode
      3. 7.4.3 Active Mode
        1. 7.4.3.1 Peak Current Mode Operation
        2. 7.4.3.2 Auto Mode Operation
          1. 7.4.3.2.1 Diode Emulation
        3. 7.4.3.3 FPWM Mode Operation
        4. 7.4.3.4 Minimum On-time (High Input Voltage) Operation
        5. 7.4.3.5 Dropout
        6. 7.4.3.6 Recovery from Dropout
        7. 7.4.3.7 Other Fault Modes
  9. Application and Implementation
    1. 8.1 Application Information
    2. 8.2 Typical Application
      1. 8.2.1 Design Requirements
      2. 8.2.2 Detailed Design Procedure
        1. 8.2.2.1  Choosing the Switching Frequency
        2. 8.2.2.2  Setting the Output Voltage
        3. 8.2.2.3  Inductor Selection
        4. 8.2.2.4  Output Capacitor Selection
        5. 8.2.2.5  Input Capacitor Selection
        6. 8.2.2.6  BOOT Capacitor
        7. 8.2.2.7  VCC
        8. 8.2.2.8  CFF and RFF Selection
        9. 8.2.2.9  SYNCHRONIZATION AND MODE
        10. 8.2.2.10 External UVLO
        11. 8.2.2.11 Typical Thermal Performance
      3. 8.2.3 Application Curves
    3. 8.3 Power Supply Recommendations
    4. 8.4 Layout
      1. 8.4.1 Layout Guidelines
        1. 8.4.1.1 Ground and Thermal Considerations
      2. 8.4.2 Layout Example
  10. Device and Documentation Support
    1. 9.1 Device Support
      1. 9.1.1 サード・パーティ製品に関する免責事項
    2. 9.2 ドキュメントの更新通知を受け取る方法
    3. 9.3 サポート・リソース
    4. 9.4 Trademarks
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  11. 10Revision History
  12. 11Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

特長

  • 車載アプリケーション用に AEC-Q100 認定済み:
    • デバイス温度グレード 1:動作時周囲温度範囲:-40℃~+125℃
    • 最大 150℃の接合部温度で動作
  • 機能安全対応
  • 低 EMI 設計
    • グランドとのクリアランスが 1mm を超える対称入力電圧ピン
    • VIN から GND への内蔵 22nF バイパス コンデンサ 4 個
      • 高い信頼性を実現するために、各 VIN と GND の間に 2 個のバイパス コンデンサを直列に配置
    • ピン選択可能なスペクトラム拡散オプション
    • ピン選択可能な FPWM または自動モード動作
    • ウェッタブル フランク付き拡張 HotRod™ QFN (25) パッケージ
    • スイッチング周波数:100kHz~2.2MHz
    • CISPR 25 Class 5 EMI 要件に準拠
  • シングルとデュアルの出力機能
    • 広い入力電圧範囲:3V~36V
    • 精度 1% の固定 3.3V、5V 出力または可変出力 (0.8V~20V)
    • ヒステリシス付きのヒカップ モード過電流保護およびサーマル シャットダウン保護機能
    • 高精度 ENABLE および PGOOD 機能
    • 50ns の tON(min) により高い VIN/VOUT 比を実現
    • 80ns の tOFF(min) により低ドロップアウトを実現
  • 多用途なデュアル出力動作
    • シャットダウン モード電流:0.5µA (代表値)
    • 無負荷時のスタンバイ電流:9µA (代表値)
    • 内蔵補償と 3ms ソフト スタート
    • 独立した高精度 ENABLE および PGOOD
  • 適応可能な単一出力動作
    • 8A 負荷、単一出力、VIN = 12V、VOUT = 5V で 95% を超える効率
    • 外部補償と可変ソフト スタート
    • PGOOD、SYNCIN、SYNCOUT の機能