JAJSN93B January   2022  – September 2023 LMR38010

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Revision History
  6. Device Comparison Table
  7. Pin Configuration and Functions
  8. Specifications
    1. 7.1 Absolute Maximum Ratings
    2. 7.2 ESD Ratings
    3. 7.3 Recommended Operating Conditions
    4. 7.4 Thermal Information
    5. 7.5 Electrical Characteristics
    6. 7.6 System Characteristics
    7. 7.7 Typical Characteristics
  9. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
      1. 8.3.1  Fixed Frequency Peak Current Mode Control
      2. 8.3.2  Adjustable Output Voltage
      3. 8.3.3  Enable
      4. 8.3.4  Switching Frequency and Synchronization (RT/SYNC)
      5. 8.3.5  Power-Good Flag Output
      6. 8.3.6  Minimum On Time, Minimum Off Time, and Frequency Foldback
      7. 8.3.7  Bootstrap Voltage
      8. 8.3.8  Overcurrent and Short Circuit Protection
      9. 8.3.9  Soft Start
      10. 8.3.10 Thermal Shutdown
    4. 8.4 Device Functional Modes
      1. 8.4.1 Auto Mode
      2. 8.4.2 Forced PWM Operation
      3. 8.4.3 Dropout
      4. 8.4.4 Minimum Switch On Time
  10. Application and Implementation
    1. 9.1 Application Information
    2. 9.2 Typical Application
      1. 9.2.1 Design Requirements
      2. 9.2.2 Detailed Design Procedure
        1. 9.2.2.1 Custom Design With WEBENCH® Tools
        2. 9.2.2.2 Choosing the Switching Frequency
        3. 9.2.2.3 FB for Adjustable Output
        4. 9.2.2.4 Inductor Selection
        5. 9.2.2.5 Output Capacitor Selection
        6. 9.2.2.6 Input Capacitor Selection
        7. 9.2.2.7 CBOOT
        8. 9.2.2.8 External UVLO
        9. 9.2.2.9 Maximum Ambient Temperature
      3. 9.2.3 Application Curves
    3. 9.3 Best Design Practices
    4. 9.4 Power Supply Recommendations
    5. 9.5 Layout
      1. 9.5.1 Layout Guidelines
        1. 9.5.1.1 Ground and Thermal Considerations
      2. 9.5.2 Layout Example
  11. 10Device and Documentation Support
    1. 10.1 Device Support
      1. 10.1.1 Development Support
        1. 10.1.1.1 Custom Design With WEBENCH® Tools
      2. 10.1.2 サード・パーティ製品に関する免責事項
    2. 10.2 Documentation Support
      1. 10.2.1 Related Documentation
    3. 10.3 ドキュメントの更新通知を受け取る方法
    4. 10.4 サポート・リソース
    5. 10.5 Trademarks
    6. 10.6 静電気放電に関する注意事項
    7. 10.7 用語集
  12. 11Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

LMR38010 同期整流降圧コンバータは、広い入力電圧範囲でレギュレーションを行えるよう設計されており、必要な外付けサージ抑制部品を最小限に押さえています。LMR38010 は最低 4.2V の入力電圧ディップ中も動作し、必要に応じて 100% に近いデューティ・サイクルで動作するため、入力範囲が広い産業用アプリケーションおよび MHEV/EV システムに最適です。

LMR38010 は、高精度イネーブルを使って幅広い入力電圧と直接接続でき、またデバイスのスタートアップとシャットダウンを精密に制御できるため、設計の柔軟性を高めることができます。内蔵のフィルタと遅延を備えたパワー・グッド・フラグは、システムの実際の状態を示すため、外部のスーパーバイザは不要です。このデバイスは疑似ランダム拡散スペクトラムを内蔵し、EMI を最小限に抑えます。また、200kHz~2.2MHz の広い範囲でスイッチング周波数を構成し、ノイズの影響を受けやすい周波数帯を避けることができます。また、効率向上のために低い動作周波数を選択することも、ソリューション小型化のために高い動作周波数を選択することも可能です。

このデバイスには、サイクル単位の電流制限、ヒカップ・モード短絡保護、過剰な電力消費時のサーマル・シャットダウンなどの保護機能が組み込まれています。LMR38010 は、8 ピンの HSOIC PowerPAD 回路パッケージで供給されます。

パッケージ情報
部品番号 パッケージ(1) パッケージ・サイズ(2)
LMR38010 DDA (HSOIC、8) 4.89mm × 3.90mm
利用可能なすべてのパッケージについては、データシートの末尾にある注文情報を参照してください。
パッケージ・サイズ (長さ×幅) は公称値であり、該当する場合はピンも含まれます。
GUID-20211115-SS0I-5GDB-K8C3-XHQ1F3QLZ2HW-low.svg概略回路図
GUID-20220121-SS0I-KTQK-3925-NWQTCZNG5V6R-low.svg効率と出力電流との関係 VOUT = 5V、400kHz