JAJSSL4A
December 2023 – September 2024
LMX1214
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
Pin Configuration and Functions
5
Specifications
5.1
Absolute Maximum Ratings
5.2
ESD Ratings
5.3
Recommended Operating Conditions
5.4
Thermal Information
5.5
Electrical Characteristics
5.6
Timing Requirements
5.7
Timing Diagram
5.8
Typical Characteristics
6
Detailed Description
6.1
Overview
6.1.1
Range of Dividers
6.2
Functional Block Diagram
6.3
Feature Description
6.3.1
Power-On Reset
6.3.2
Temperature Sensor
6.3.3
Clock Outputs
6.3.3.1
Clock Output Buffers
6.3.3.2
Clock MUX
6.3.3.3
Clock Divider
6.3.4
AUXCLK Output
6.3.4.1
AUXCLKOUT Output Format
6.3.4.2
AUXCLK_DIV_PRE and AUXCLK_DIV Dividers
6.3.5
SYNC Input Pins
6.3.5.1
SYNC Pins Common-Mode Voltage
6.3.5.2
Windowing Feature
6.4
Device Functional Modes Configurations
6.4.1
Pin Mode Control
7
Register Map
7.1
Device Registers
8
Application and Implementation
8.1
Application Information
8.1.1
SYNC Input Configuration
8.1.2
Treatment of Unused Pins
8.1.3
Current Consumption
8.2
Typical Application
8.2.1
Design Requirements
8.2.2
Detailed Design Procedure
8.2.3
Application Plots
8.3
Power Supply Recommendations
8.4
Layout
8.4.1
Layout Guidelines
8.4.2
Layout Example
9
Device and Documentation Support
9.1
Device Support
9.2
Documentation Support
9.2.1
Related Documentation
9.3
ドキュメントの更新通知を受け取る方法
9.4
サポート・リソース
9.5
Trademarks
9.6
静電気放電に関する注意事項
9.7
用語集
10
Revision History
11
Mechanical, Packaging, and Orderable Information
11.1
Tape and Reel Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RHA|40
MPQF135D
サーマルパッド・メカニカル・データ
RHA|40
QFND650
発注情報
jajssl4a_oa
jajssl4a_pm
1
特長
300MHz から 18GHz までの周波数に対応するクロック バッファ
最大 8GHz のデバイダ出力周波数をサポート
超低ノイズ
ノイズ フロア (6GHz 出力):-161dBc/Hz
6GHz 出力時の 36fs の追加ジッタ (100Hz~f
CLK
)
5fs の追加ジッタ (100Hz~100MHz)
4 つの高周波クロック出力
共有分周比は 1 (バイパス)、2、3、4、5、6、7、8
出力間スキュー標準値:1ps
出力イネーブルおよびデバイダ /2、/3、/4 の値を設定するためのピン モード オプションをサポート
AUXCLK 出力
個別の分周バンク上
1、2、4 プリデバイダ
1 (バイパス)、 2 、…、 1023 ポストディバイダ
8 つのプログラム可能な出力電力レベル
すべてのデバイダへの同期機能
2.5V の動作電圧
動作温度:-40℃~+85℃