JAJSOP8A November 2023 – August 2024 LP5812
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
I2C のタイミング要件 | 最小値 | 公称値 | 最大値 | 単位 | |
---|---|---|---|---|---|
スタンダード モード | |||||
fSCL | SCL クロック周波数 | 0 | 100 | kHz | |
tHD_STA | (反復) 開始条件のホールド時間。この時間が経過すると、最初のクロック パルスが生成されます。 | 4 | μs | ||
tLOW | SCL クロック Low 期間 | 4.7 | μs | ||
tHIGH | SCL クロックの High の時間 | 4 | μs | ||
tSU_STA | 繰り返し START 条件のセットアップ時間 | 4.7 | μs | ||
tHD_DAT | データ ホールド時間 | 0 | μs | ||
tSU_DAT | データ セットアップ時間 | 250 | ns | ||
tr | SDA 信号と SCL 信号の両方の立ち上がり時間 | 1000 | ns | ||
tf | SDA 信号と SCL 信号の両方の立ち下がり時間 | 300 | ns | ||
tSU_STO | STOP 条件のセットアップ時間 | 4 | μs | ||
tBUF | STOP 条件と START 条件の間のバス フリー時間 | 4.7 | μs | ||
Cb | 各バス ラインの容量性負荷 | 400 | pF | ||
ファースト モード | |||||
fSCL | SCL クロック周波数 | 0 | 400 | kHz | |
tHD_STA | (反復) 開始条件のホールド時間。この時間が経過すると、最初のクロック パルスが生成されます。 | 0.6 | μs | ||
tLOW | SCL クロック Low 期間 | 1.3 | μs | ||
tHIGH | SCL クロックの High の時間 | 0.6 | μs | ||
tSU_STA | 繰り返し START 条件のセットアップ時間 | 0.6 | μs | ||
tHD_DAT | データ ホールド時間 | 0 | μs | ||
tSU_DAT | データ セットアップ時間 | 100 | ns | ||
tr | SDA 信号と SCL 信号の両方の立ち上がり時間 | 300 | ns | ||
tf | SDA 信号と SCL 信号の両方の立ち下がり時間 | 300 | ns | ||
tSU_STO | STOP 条件のセットアップ時間 | 0.6 | μs | ||
tBUF | STOP 条件と START 条件の間のバス フリー時間 | 1.3 | μs | ||
Cb | 各バス ラインの容量性負荷 | 400 | pF | ||
ファースト モード プラス | |||||
fSCL | SCL クロック周波数 | 0 | 1000 | kHz | |
tHD_STA | (反復) 開始条件のホールド時間。この時間が経過すると、最初のクロック パルスが生成されます。 | 0.26 | μs | ||
tLOW | SCL クロック Low 期間 | 0.5 | μs | ||
tHIGH | SCL クロックの High の時間 | 0.26 | μs | ||
tSU_STA | 繰り返し START 条件のセットアップ時間 | 0.26 | μs | ||
tHD_DAT | データ ホールド時間 | 0 | μs | ||
tSU_DAT | データ セットアップ時間 | 50 | ns | ||
tr | SDA 信号と SCL 信号の両方の立ち上がり時間 | 120 | ns | ||
tf | SDA 信号と SCL 信号の両方の立ち下がり時間 | 120 | ns | ||
tSU_STO | STOP 条件のセットアップ時間 | 0.26 | μs | ||
tBUF | STOP 条件と START 条件の間のバス フリー時間 | 0.5 | μs | ||
Cb | 各バス ラインの容量性負荷 | 550 | pF | ||
その他タイミング要件 | |||||
fCLK_EX | VSYNC 入力クロック周波数 | 6 | MHz |