JAJSJC3A May   2021  – November 2021 LP5860

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. 改訂履歴
  6. デバイスの比較
  7. ピン構成および機能
  8. 仕様
    1. 7.1 絶対最大定格
    2. 7.2 ESD 定格
    3. 7.3 推奨動作条件
    4. 7.4 熱に関する情報
    5. 7.5 電気的特性
    6. 7.6 タイミング要件
    7. 7.7 代表的特性
  9. 詳細説明
    1. 8.1 概要
    2. 8.2 機能ブロック図
    3. 8.3 機能説明
      1. 8.3.1 時分割多重マトリクス
      2. 8.3.2 アナログ調光法 (電流ゲイン制御)
      3. 8.3.3 PWM調光
      4. 8.3.4 オン / オフ制御
      5. 8.3.5 データ リフレッシュ モード
      6. 8.3.6 全アドレスを指定可能な SRAM
      7. 8.3.7 保護および診断
    4. 8.4 デバイスの機能モード
    5. 8.5 プログラミング
    6. 8.6 レジスタ マップ
  10. アプリケーションと実装
    1. 9.1 アプリケーション情報
    2. 9.2 代表的なアプリケーション
      1. 9.2.1 アプリケーション
      2. 9.2.2 設計要件
      3. 9.2.3 詳細な設計手順
      4. 9.2.4 プログラム手順
      5. 9.2.5 アプリケーション特性の波形
  11. 10電源に関する推奨事項
  12. 11レイアウト
    1. 11.1 レイアウトのガイドライン
    2. 11.2 レイアウト例
  13. 12デバイスおよびドキュメントのサポート
    1. 12.1 ドキュメントの更新通知を受け取る方法
    2. 12.2 サポート・リソース
    3. 12.3 商標
    4. 12.4 静電気放電に関する注意事項
    5. 12.5 用語集
  14. 13メカニカル、パッケージ、および注文情報

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • RKP|40
サーマルパッド・メカニカル・データ
発注情報

保護および診断

LED 開放検出

LP5860 は、断線した LED ドットに起因するフォルトのために、LED 開放検出 (LOD) を内蔵しています。LED 開放のスレッショルドは 0.25V (標準値) です。LED 開放検出は、PWM ≧ 25 (モード 1 とモード 2) または PWM ≧ 6400 (モード 3)、かつ開放スレッショルドを下回る CSn 電圧が 4 サブ期間にわたって連続的に検出された場合にのみトリガされます。

図 8-11 に、LOD 機能の検出回路を示します。断線フォルトが検出されると、Fault_state レジスタの「Global_LOD」ビットが 1 に設定され、各 LED の詳細なフォルト状態もレジスタ Dot_lodx (x = 0、1、…、32) で監視されます。すべての断線フォルト インジケータ ビットは、開放条件が解消した後で LOD_clear = 0Fh を設定することでクリアできます。

LOD 除去機能は、Dev_config2 レジスタの「LOD_removal」ビットを 1 に設定することで有効化できます。この機能は、断線した LED が含まれているラインをスキャンする際に、開放チャネルの電流シンクをターンオフします。

LP5860 LOD 回路図 8-11 LOD 回路
LED 短絡検出

LP5860 は、短絡した LED に起因するフォルトのために、LED 短絡検出 (LSD) を内蔵しています。チャネル短絡のスレッショルドは (VLED - 1) V (標準値) です。LED 短絡検出は、PWM ≧ 25 (モード 1 とモード 2) または PWM ≧ 6400 (モード 3)、かつ短絡スレッショルドを上回る CSn 電圧が 4 サブ期間にわたって連続的に検出された場合にのみトリガされます。電流シンクには寄生容量が存在するため、LSD が正しい結果を確実に示すように、0.5mA よりも大きい値に LED 電流を設定することを推奨します。

図 8-12 に、LSD 機能の検出回路を示します。短絡フォルトが検出されると、Fault_state レジスタの「Global_LSD」ビットが 1 に設定され、各チャネルの詳細なフォルト状態もレジスタ Dot_lsdx (x = 0、1、…、32) で監視されます。すべての短絡フォルト インジケータ ビットは、短絡条件が解消した後で LSD_clear = 0Fh を設定することでクリアできます。

LSD 除去機能は、Dev_config2 レジスタの「LSD_removal」ビットを 1 に設定することで有効化できます。この機能は、短絡した LED が含まれるスキャン ラインの上側ゴースト除去機能を無効化します。

LP5860 LSD 回路図 8-12 LSD 回路

サーマル シャットダウン

LP5860 デバイスには、過熱による損傷から本デバイスを保護するため、サーマル シャットダウン機能が実装されています。接合部温度が 160℃ (標準値) 以上に上がると、本デバイスはシャットダウン モードに切り替わります。本デバイスの接合部温度が 145℃ (標準値) 以下に下がると、LP5860 はサーマル シャットダウンを終了します。

UVLO (低電圧誤動作防止)

LP5860 は、VCC の電圧を監視するコンパレータを内蔵しています。VCC が VUVF を下回ると、リセットが作動し、LP5860 は初期化状態に入ります。