JAJSF48 March 2018 LP87561-Q1 , LP87562-Q1 , LP87563-Q1 , LP87564-Q1 , LP87565-Q1
PRODUCTION DATA.
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
Address: 0x11
D7 | D6 | D5 | D4 | D3 | D2 | D1 | D0 |
BUCK3_FLOOR_VSET[7:0] |
Bits | Field | Type | Default | Description |
---|---|---|---|---|
7:0 | BUCK3_FLOOR_VSET[7:0] | R/W | 0h | This bit sets the output voltage of the BUCK3 regulator when the floor state is used.
Reserved, do not use 0h to 9h 0.6 V to 0.73 V, 10-mV steps Ah = 0.6 V ... 17h = 0.73 V 0.73 V to 1.4 V, 5-mV steps 18h = 0.735 V ... 9Dh = 1.4 V 1.4 V to 3.36 V, 20-mV steps 9Eh = 1.42 V ... FFh = 3.36 V |