JAJSG12E
October 2014 – December 2019
MSP430FR2032
,
MSP430FR2033
PRODUCTION DATA.
1
デバイスの概要
1.1
特長
1.2
アプリケーション
1.3
概要
1.4
機能ブロック図
2
改訂履歴
3
Device Comparison
3.1
Related Products
4
Terminal Configuration and Functions
4.1
Pin Diagrams
4.2
Signal Descriptions
4.3
Pin Multiplexing
4.4
Connection of Unused Pins
5
Specifications
5.1
Absolute Maximum Ratings
5.2
ESD Ratings
5.3
Recommended Operating Conditions
5.4
Active Mode Supply Current Into VCC Excluding External Current
5.5
Active Mode Supply Current Per MHz
5.6
Low-Power Mode LPM0 Supply Currents Into VCC Excluding External Current
5.7
Low-Power Mode LPM3 and LPM4 Supply Currents (Into VCC) Excluding External Current
5.8
Low-Power Mode LPMx.5 Supply Currents (Into VCC) Excluding External Current
5.9
Typical Characteristics, Low-Power Mode Supply Currents
5.10
Typical Characteristics - Current Consumption Per Module
5.11
Thermal Characteristics
5.12
Timing and Switching Characteristics
5.12.1
Power Supply Sequencing
Table 5-1
PMM, SVS and BOR
5.12.2
Reset Timing
Table 5-2
Wake-Up Times From Low-Power Modes and Reset
5.12.3
Clock Specifications
Table 5-3
XT1 Crystal Oscillator (Low Frequency)
Table 5-4
DCO FLL, Frequency
Table 5-5
REFO
Table 5-6
Internal Very-Low-Power Low-Frequency Oscillator (VLO)
Table 5-7
Module Oscillator Clock (MODCLK)
5.12.4
Digital I/Os
Table 5-8
Digital Inputs
Table 5-9
Digital Outputs
5.12.4.1
Digital I/O Typical Characteristics
5.12.5
Timer_A
Table 5-10
Timer_A Recommended Operating Conditions
5.12.6
eUSCI
Table 5-11
eUSCI (UART Mode) Recommended Operating Conditions
Table 5-12
eUSCI (UART Mode) Switching Characteristics
Table 5-13
eUSCI (SPI Master Mode) Recommended Operating Conditions
Table 5-14
eUSCI (SPI Master Mode) Switching Characteristics
Table 5-15
eUSCI (SPI Slave Mode) Switching Characteristics
Table 5-16
eUSCI (I2C Mode) Switching Characteristics
5.12.7
ADC
Table 5-17
ADC, Power Supply and Input Range Conditions
Table 5-18
ADC, 10-Bit Timing Parameters
Table 5-19
ADC, 10-Bit Linearity Parameters
5.12.8
FRAM
Table 5-20
FRAM
5.12.9
Emulation and Debug
Table 5-21
JTAG and Spy-Bi-Wire Interface Characteristics
6
Detailed Description
6.1
CPU
6.2
Operating Modes
6.3
Interrupt Vector Addresses
6.4
Bootloader (BSL)
6.5
JTAG Standard Interface
6.6
Spy-Bi-Wire Interface (SBW)
6.7
FRAM
6.8
Memory Protection
6.9
Peripherals
6.9.1
Power Management Module (PMM) and On-chip Reference Voltages
6.9.2
Clock System (CS) and Clock Distribution
6.9.3
General-Purpose Input/Output Port (I/O)
6.9.4
Watchdog Timer (WDT)
6.9.5
System Module (SYS)
6.9.6
Cyclic Redundancy Check (CRC)
6.9.7
Enhanced Universal Serial Communication Interface (eUSCI_A0, eUSCI_B0)
6.9.8
Timers (Timer0_A3, Timer1_A3)
6.9.9
Real-Time Clock (RTC) Counter
6.9.10
10-Bit Analog Digital Converter (ADC)
6.9.11
Embedded Emulation Module (EEM)
6.9.12
Input/Output Diagrams
6.9.12.1
Port P1 Input/Output With Schmitt Trigger
6.9.12.2
Port P2 Input/Output With Schmitt Trigger
6.9.12.3
Port P3 Input/Output With Schmitt Trigger
6.9.12.4
Port P4.0 Input/Output With Schmitt Trigger
6.9.12.5
Port P4.1 and P4.2 Input/Output With Schmitt Trigger
6.9.12.6
Port 4.3, P4.4, P4.5, P4.6, and P4.7 Input/Output With Schmitt Trigger
6.9.12.7
Port P5.0, P5.1, P5.2, and P5.3 Input/Output With Schmitt Trigger
6.9.12.8
Port P5.4, P5.5, P5.6, and P5.7 Input/Output With Schmitt Trigger
6.9.12.9
Port P6.0, P6.1, P6.2, and P6.3 Input/Output With Schmitt Trigger
6.9.12.10
Port P6.4, P6.5, P6.6, and P6.7 Input/Output With Schmitt Trigger
6.9.12.11
Port P7.0, P7.1, P7.2, and P7.3 Input/Output With Schmitt Trigger
6.9.12.12
Port P7.4, P7.5, P7.6, and P7.7 Input/Output With Schmitt Trigger
6.9.12.13
Port P8.0 and P8.1 Input/Output With Schmitt Trigger
6.9.12.14
Port P8.2 and P8.3 Input/Output With Schmitt Trigger
6.10
Device Descriptors (TLV)
6.11
Memory
6.11.1
Peripheral File Map
6.12
Identification
6.12.1
Revision Identification
6.12.2
Device Identification
6.12.3
JTAG Identification
7
Applications, Implementation, and Layout
7.1
Device Connection and Layout Fundamentals
7.1.1
Power Supply Decoupling and Bulk Capacitors
7.1.2
External Oscillator
7.1.3
JTAG
7.1.4
Reset
7.1.5
Unused Pins
7.1.6
General Layout Recommendations
7.1.7
Do's and Don'ts
7.2
Peripheral- and Interface-Specific Design Information
7.2.1
ADC Peripheral
7.2.1.1
Partial Schematic
7.2.1.2
Design Requirements
7.2.1.3
Layout Guidelines
8
デバイスおよびドキュメントのサポート
8.1
はじめに
8.2
デバイスの項目表記
8.3
ツールとソフトウェア
8.4
ドキュメントのサポート
8.5
関連リンク
8.6
Community Resources
8.7
商標
8.8
静電気放電に関する注意事項
8.9
Glossary
9
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
PM|64
MTQF008B
DGG|48
MPDS583
DGG|56
MPDS570
サーマルパッド・メカニカル・データ
発注情報
jajsg12e_oa
jajsg12e_pm
1.1
特長
組み込みマイクロコントローラ
最高 16MHz の 16 ビット RISC アーキテクチャ
3.6V~1.8V の広い電源電圧範囲 (最低電源電圧は SVS レベルにより制限されます。「
SVS 仕様
」を参照)
最適化された低消費電力モード (3V 時)
アクティブ: 126µA/MHz
スタンバイ
LPM3.5 で VLO あり:0.4µA
リアルタイム・クロック (RTC) カウンタ (LPM3.5 で 32768Hz の水晶振動子を使用):0.77µA
シャットダウン (LPM4.5):15nA
低消費電力の強誘電体 RAM (FRAM)
最大 15.5KB の不揮発性メモリ
エラー訂正コード (ECC) 搭載
書き込み保護を設定可能
プログラム、定数、ストレージの統合メモリ
書き込みサイクルの耐久性:10
15
回
放射線耐性、非磁性
インテリジェントなデジタル・ペリフェラル
IR 変調ロジック
2 つの 16 ビット・タイマ、それぞれに 3 つのキャプチャ/比較レジスタを搭載 (Timer_A3)
1 つの 16 ビット・カウンタ専用 RTC カウンタ
16 ビットの巡回冗長性検査 (CRC)
拡張シリアル通信
拡張 USCI A (eUSCI_A) により UART、IrDA、SPI をサポート
拡張 USCI B (eUSCI_B) により SPI および I
2
C をサポート
高性能アナログ
10 チャネル、10 ビットの A/D コンバータ (ADC)
内蔵の 1.5V 基準電圧
サンプル・アンド・ホールド 200ksps
クロック・システム (CS)
オンチップの 32kHz RC 発振器 (REFO)
オンチップの 16MHz デジタル制御発振器 (DCO)、周波数ロック・ループ (FLL) 付き
オンチップの基準電圧は室温で ±1% 精度
オンチップの超低周波数 10kHz 発振器 (VLO)
オンチップの高周波数変調発振器クロック (MODCLK)
外付けの 32kHz 水晶発振器 (XT1)
1~128 の MCLK プリスケーラをプログラム可能
1、2、4、8 のプログラマブル・プリスケーラを使って MCLK から SMCLK を生成
汎用入出力およびピン機能
64 ピンのパッケージに計 60 の I/O を搭載
16 本の割り込みピン (P1、P2) により、MCU を LPM からウェイクアップ可能
すべての I/O で静電容量式タッチ機能をサポート
開発ツールとソフトウェア
無償のプロフェッショナル開発環境
ファミリ・メンバー (「
デバイスの比較
」も参照)
MSP430FR2033:15KB のプログラム FRAM + 512B の情報 FRAM + 2KB の RAM
MSP430FR2032:8KB のプログラム FRAM + 512B の情報 FRAM + 1KB の RAM
パッケージ・オプション
64 ピン:LQFP (PM)
56 ピン:TSSOP (G56)
48 ピン:TSSOP (G48)