1.4 機能ブロック図
Figure 1-1 にMSP430FR235xの機能ブロック図を示します。
Figure 1-2 に、MSP430FR215x の機能ブロック図を示します。
- このMCUには、DVCCピンとDVSSピンからなる1つの主電源ペアがあり、デジタルとアナログの両方のモジュールに電力を供給します。バイパスおよびデカップリング・コンデンサとしては、それぞれ4.7µF~10µFおよび0.1µFで、精度±5%が推奨されます。
- P1、P2、P3、P4にはピン割り込み機能があり、LPM4、LPM3.5、LPM4.5を含むすべてのLPMからMCUをウェイクアップできます。
- 各Timer_B3には3つのキャプチャ/比較レジスタがあります。外部的に接続されているのはCCR1およびCCR2のみです。Timer_B7には7つのキャプチャ/比較レジスタがあります。外部的に接続されているのはCCR1~CCR6のみです。CCR0レジスタは、内部的な期間のタイミングと割り込みの生成にのみ使用できます。
- LPM3.5では、RTCカウンタとバックアップ・メモリが動作し、他のペリフェラルはオフです。