JAJSG11F
October 2014 – December 2021
MSP430FR4131
,
MSP430FR4132
,
MSP430FR4133
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
機能ブロック図
5
Revision History
6
Device Comparison
6.1
Related Products
7
Terminal Configuration and Functions
7.1
Pin Diagrams
7.2
Signal Descriptions
7.3
Pin Multiplexing
7.4
Connection of Unused Pins
8
Specifications
8.1
Absolute Maximum Ratings
8.2
ESD Ratings
8.3
Recommended Operating Conditions
8.4
Active Mode Supply Current Into VCC Excluding External Current
8.5
Active Mode Supply Current Per MHz
8.6
Low-Power Mode LPM0 Supply Currents Into VCC Excluding External Current
8.7
Low-Power Mode LPM3, LPM4 Supply Currents (Into VCC) Excluding External Current
8.8
Low-Power Mode LPMx.5 Supply Currents (Into VCC) Excluding External Current
8.9
Typical Characteristics, Low-Power Mode Supply Currents
8.10
Current Consumption Per Module
8.11
Thermal Characteristics
8.12
Timing and Switching Characteristics
8.12.1
Power Supply Sequencing
8.12.1.1
PMM, SVS and BOR
8.12.2
Reset Timing
8.12.2.1
Wake-up Times From Low-Power Modes and Reset
8.12.3
Clock Specifications
8.12.3.1
XT1 Crystal Oscillator (Low Frequency)
8.12.3.2
DCO FLL, Frequency
8.12.3.3
REFO
8.12.3.4
Internal Very-Low-Power Low-Frequency Oscillator (VLO)
8.12.3.5
Module Oscillator Clock (MODCLK)
8.12.4
Digital I/Os
8.12.4.1
Digital Inputs
8.12.4.2
Digital Outputs
8.12.4.3
Digital I/O Typical Characteristics
8.12.5
Timer_A
8.12.5.1
Timer_A
8.12.6
eUSCI
8.12.6.1
eUSCI (UART Mode) Operating Frequency
8.12.6.2
eUSCI (UART Mode) Switching Characteristics
8.12.6.3
eUSCI (SPI Master Mode) Operating Frequency
8.12.6.4
eUSCI (SPI Master Mode) Switching Characteristics
8.12.6.5
eUSCI (SPI Slave Mode) Switching Characteristics
8.12.6.6
eUSCI (I2C Mode) Switching Characteristics
8.12.7
ADC
8.12.7.1
ADC, Power Supply and Input Range Conditions
8.12.7.2
ADC, 10-Bit Timing Parameters
8.12.7.3
ADC, 10-Bit Linearity Parameters
8.12.8
LCD Controller
8.12.8.1
LCD Recommended Operating Conditions
8.12.9
FRAM
8.12.9.1
FRAM
8.12.10
Emulation and Debug
8.12.10.1
JTAG and Spy-Bi-Wire Interface
9
Detailed Description
9.1
CPU
9.2
Operating Modes
9.3
Interrupt Vector Addresses
9.4
Bootloader (BSL)
9.5
JTAG Standard Interface
9.6
Spy-Bi-Wire Interface (SBW)
9.7
FRAM
9.8
Memory Protection
9.9
Peripherals
9.9.1
Power Management Module (PMM) and On-Chip Reference Voltages
9.9.2
Clock System (CS) and Clock Distribution
9.9.3
General-Purpose Input/Output Port (I/O)
9.9.4
Watchdog Timer (WDT)
9.9.5
System Module (SYS)
9.9.6
Cyclic Redundancy Check (CRC)
9.9.7
Enhanced Universal Serial Communication Interface (eUSCI_A0, eUSCI_B0)
9.9.8
Timers (Timer0_A3, Timer1_A3)
9.9.9
Real-Time Clock (RTC) Counter
9.9.10
10-Bit Analog Digital Converter (ADC)
9.9.11
Liquid Crystal Display (LCD)
9.9.12
Embedded Emulation Module (EEM)
9.9.13
Input/Output Schematics
9.9.13.1
Port P1 Input/Output With Schmitt Trigger
9.9.13.2
Port P2 Input/Output With Schmitt Trigger
9.9.13.3
Port P3 Input/Output With Schmitt Trigger
9.9.13.4
Port P4.0 Input/Output With Schmitt Trigger
9.9.13.5
Port P4.1 and P4.2 Input/Output With Schmitt Trigger
9.9.13.6
Port 4.3, P4.4, P4.5, P4.6, and P4.7 Input/Output With Schmitt Trigger
9.9.13.7
Port P5.0, P5.1, P5.2, and P5.3 Input/Output With Schmitt Trigger
9.9.13.8
Port P5.4, P5.5, P5.6, and P5.7 Input/Output With Schmitt Trigger
9.9.13.9
Port P6 Input/Output With Schmitt Trigger
9.9.13.10
Port P7 Input/Output With Schmitt Trigger
9.9.13.11
Port P8.0 and P8.1 Input/Output With Schmitt Trigger
9.9.13.12
Port P8.2 and P8.3 Input/Output With Schmitt Trigger
9.10
Device Descriptors (TLV)
9.11
Memory
9.11.1
Peripheral File Map
9.12
Identification
9.12.1
Revision Identification
9.12.2
Device Identification
9.12.3
JTAG Identification
10
Applications, Implementation, and Layout
10.1
Device Connection and Layout Fundamentals
10.1.1
Power Supply Decoupling and Bulk Capacitors
10.1.2
External Oscillator
10.1.3
JTAG
10.1.4
Reset
10.1.5
Unused Pins
10.1.6
General Layout Recommendations
10.1.7
Do's and Don'ts
10.2
Peripheral- and Interface-Specific Design Information
10.2.1
ADC Peripheral
10.2.1.1
Partial Schematic
10.2.1.2
Design Requirements
10.2.1.3
Layout Guidelines
10.2.2
LCD_E Peripheral
10.2.2.1
Partial Schematic
10.2.2.2
Design Requirements
10.2.2.3
Detailed Design Procedure
10.2.2.4
Layout Guidelines
10.2.3
Timer
10.2.3.1
Generate Accurate PWM Using Internal Oscillator
10.3
Typical Applications
11
Device and Documentation Support
11.1
Getting Started
11.2
Device Nomenclature
11.3
Tools and Software
11.4
Documentation Support
11.5
サポート・リソース
11.6
Trademarks
11.7
Electrostatic Discharge Caution
11.8
Export Control Notice
11.9
Glossary
12
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
PM|64
MTQF008B
DGG|48
MPDS583
DGG|56
MPDS570
サーマルパッド・メカニカル・データ
発注情報
jajsg11f_oa
jajsg11f_pm
1
特長
組み込みマイクロコントローラ
最高 16MHz の 16 ビット RISC アーキテクチャ
1.8V~3.6V の広い電源電圧範囲 (最小電源電圧は SVS レベルにより制限されます。「
Section 8.12.1.1
」を参照)
最適化された低消費電力モード (3V 時)
アクティブ・モード:126 µA/MHz
スタンバイ・モード:リアルタイムクロック (RTC) カウンタと液晶ディスプレイ (LCD) で 1µA 未満
シャットダウン (LPM4.5):15nA
高性能アナログ
10 チャネル、10 ビットの A/D コンバータ (ADC)
内蔵の 1.5V 基準電圧
サンプル・アンド・ホールド 200ksps
低消費電力 LCD ドライバ
最大 4×36 または 8×32 セグメントの LCD 構成をサポート
オンチップ・チャージ・ポンプによりスタンバイ・モード (LPM3.5) で LCD をアクティブに維持
各 LCD ピンはソフトウェアで SEG または COM に構成可能
0.06V ステップで 2.6V~3.5V のコントラスト制御
低消費電力の強誘電体 RAM (FRAM)
最大 15.5KB の不揮発性メモリ
エラー訂正コード (ECC) 搭載
書き込み保護を構成可能
プログラム、定数、ストレージのユニファイド・メモリ
書き込みサイクルの耐久性:10
15
回
放射線耐性と非磁性
インテリジェントなデジタル・ペリフェラル
IR 変調ロジック
2 つの 16 ビット・タイマ、それぞれに 3 つのキャプチャ / 比較レジスタを搭載 (Timer_A3)
1 つの 16 ビット・カウンタ専用 RTC カウンタ
16 ビットの巡回冗長性検査 (CRC)
拡張シリアル通信
拡張 USCI A (eUSCI_A) により UART、IrDA、SPI をサポート
拡張 USCI B (eUSCI_B) により SPI および I
2
C をサポート
クロック・システム (CS)
オンチップの 32kHz RC 発振器 (REFO)
オンチップの 16MHz デジタル制御発振器 (DCO)、周波数ロック・ループ (FLL) 付き
オンチップの基準電圧は室温で ±1% 精度
オンチップの超低周波数 10kHz 発振器 (VLO)
オンチップの高周波数変調発振器クロック (MODCLK)
外付けの 32kHz 水晶発振器 (XT1)
1~128 にプログラム可能な MCLK プリスケーラ
1、2、4、8 にプログラム可能なプリスケーラを使って MCLK から SMCLK を生成
汎用入出力およびピン機能
64 ピンのパッケージに 60 の I/O を搭載
16 本の割り込みピン (P1、P2) により、MCU を LPM からウェイクアップ可能
すべての I/O で静電容量式タッチ機能をサポート
開発ツールとソフトウェア
開発キット (
MSP-EXP430FR4133
LaunchPad™
開発キット
および
MSP‑TS430PM64D ターゲット開発ボード
)
無償ソフトウェア (
MSP430Ware™
ソフトウェア
)
ファミリ・メンバー
(「
Section 6
」も参照)
MSP430FR4133:15KB のプログラム FRAM + 512 バイトの情報 FRAM + 2KB の RAM
MSP430FR4132:8KB のプログラム FRAM + 512 バイトの情報 FRAM + 1KB の RAM
MSP430FR4131:4KB のプログラム FRAM + 512 バイトの情報 FRAM + 512B の RAM
パッケージ・オプション
64 ピン:LQFP (PM)
56 ピン:TSSOP (G56)
48 ピン:TSSOP (G48)