JAJSQJ4A february 2023 – june 2023 MSPM0G1106 , MSPM0G1107
ADVANCE INFORMATION
パラメータ | テスト条件 | 最小値 | 代表値 | 最大値 | 単位 | |
---|---|---|---|---|---|---|
SPI | ||||||
fSPI | SPI クロック周波数 | 最大クロック速度 = 32MHz 1.62 < VDD < 3.6V コントローラ・モード |
16 | MHz | ||
fSPI | SPI クロック周波数 | 最大クロック速度 = 32MHz 1.62 < VDD < 3.6V ペリフェラル・モード |
16 | MHz | ||
fSPI | SPI クロック周波数 | 最大クロック速度 ≧ 32MHz 1.62 < VDD < 3.6V コントローラ・モード |
16 | MHz | ||
fSPI | SPI クロック周波数 | 最大クロック速度 ≧ 48MHz 1.62 < VDD < 2.7V 高速 IO のコントローラ・モード |
24 | MHz | ||
fSPI | SPI クロック周波数 | 最大クロック速度 ≧ 64MHz 2.7 < VDD < 3.6V 高速 IO のコントローラ・モード |
32 | MHz | ||
fSPI | SPI クロック周波数 | 最大クロック速度 ≧ 32MHz 1.62 < VDD < 3.6V ペリフェラル・モード |
16 | MHz | ||
fSPI | SPI クロック周波数 | 最大クロック速度 ≧ 48MHz 1.62 < VDD < 2.7V 高速 IO のペリフェラル・モード |
24 | MHz | ||
fSPI | SPI クロック周波数 | 最大クロック速度 ≧ 64MHz 2.7 < VDD < 3.6V 高速 IO のペリフェラル・モード |
32 | MHz | ||
DCSCK | SCK のデューティ・サイクル | 40 | 50 | 60 | % | |
コントローラ | ||||||
tSCLK_H/L | SCLK High または Low 時間 | (tSPI/2) - 1 | tSPI/2 | (tSPI/2) + 1 | ns | |
tSU.CI | POCI 入力データのセットアップ時間 (1) | 2.7 < VDD < 3.6V、遅延サンプリングがイネーブル | 1 | ns | ||
tSU.CI | POCI 入力データのセットアップ時間 (1) | 1.62 < VDD < 2.7V、遅延サンプリングがイネーブル | 1 | ns | ||
tSU.CI | POCI 入力データのセットアップ時間 (1) | 2.7 < VDD < 3.6V、遅延サンプリングなし | 27 | ns | ||
tSU.CI | POCI 入力データのセットアップ時間 (1) | 1.62 < VDD < 2.7V、遅延サンプリングなし | 35 | ns | ||
tHD.CI | POCI 入力データのホールド時間 | 9 | ns | |||
tVALID.CO | PICO 出力データの有効時間 (2) | 10 | ns | |||
tHD.CO | PICO 出力データのホールド時間 (3) | 1 | ns | |||
ペリフェラル | ||||||
tCS.LEAD | CS 進み時間、CS アクティブからクロックまで | 8 | ns | |||
tCS.LAG | CS 遅れ時間、最後のクロックから CS 非アクティブまで | 1 | ns | |||
tCS.ACC | CS アクセス時間、CS アクティブから POCI データ出力まで | 23 | ns | |||
tCS.DIS | CS ディセーブル時間、CS 非アクティブから POCI 高インピーダンスまで | 19 | ns | |||
tSU.PI | PICO 入力データのセットアップ時間 | 7 | ns | |||
tHD.PI | PICO 入力データのホールド時間 | 31.25 | ns | |||
tVALID.PO | POCI 出力データの有効時間 (2) | 2.7 < VDD < 3.6V | 24 | ns | ||
tVALID.PO | POCI 出力データの有効時間 (2) | 1.62 < VDD < 2.7V | 31 | ns | ||
tHD.PO | POCI 出力データのホールド時間 (3) | 12 | ns |