JAJSPX2A february   2023  – june 2023 MSPM0G1505 , MSPM0G1506 , MSPM0G1507

ADVANCE INFORMATION  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. 機能ブロック図
  6. デバイスの比較
  7. ピン構成および機能
    1. 6.1 ピン配置図
    2. 6.2 ピン属性
    3. 6.3 信号の説明
    4. 6.4 未使用ピンの接続
  8. 仕様
    1. 7.1  絶対最大定格
    2. 7.2  ESD 定格
    3. 7.3  推奨動作条件
    4. 7.4  熱に関する情報
    5. 7.5  電源電流特性
      1. 7.5.1 RUN / SLEEP モード
      2. 7.5.2 STOP / STANDBY モード
      3. 7.5.3 SHUTDOWN モード
    6. 7.6  電源シーケンス
      1. 7.6.1 POR および BOR
      2. 7.6.2 電源ランプ
    7. 7.7  フラッシュ・メモリの特性
    8. 7.8  タイミング特性
    9. 7.9  クロック仕様
      1. 7.9.1 システム発振器 (SYSOSC)
      2. 7.9.2 低周波数発振器 (LFOSC)
        1. 7.9.2.1 SYSOSC の標準的な周波数精度
      3. 7.9.3 システム・フェーズ・ロック・ループ (SYSPLL)
      4. 7.9.4 低周波数クリスタル / クロック
      5. 7.9.5 高周波数クリスタル / クロック
    10. 7.10 デジタル IO
      1. 7.10.1 電気的特性
      2. 7.10.2 スイッチング特性
    11. 7.11 アナログ・マルチプレクサ VBOOST
    12. 7.12 ADC
      1. 7.12.1 電気的特性
      2. 7.12.2 スイッチング特性
      3. 7.12.3 直線性パラメータ
      4. 7.12.4 代表的な接続図
    13. 7.13 温度センサ
    14. 7.14 VREF
      1. 7.14.1 電圧特性
      2. 7.14.2 電気的特性
    15. 7.15 コンパレータ (COMP)
      1. 7.15.1 コンパレータ電気的特性
    16. 7.16 DAC
      1. 7.16.1 DAC 電源仕様
      2. 7.16.2 DAC 出力仕様
      3. 7.16.3 DAC 動的仕様
      4. 7.16.4 DAC 直線性仕様
      5. 7.16.5 DAC タイミング仕様
    17. 7.17 GPAMP
      1. 7.17.1 電気的特性
      2. 7.17.2 スイッチング特性
    18. 7.18 OPA
      1. 7.18.1 電気的特性
      2. 7.18.2 スイッチング特性
      3. 7.18.3 PGA モード
    19. 7.19 I2C
      1. 7.19.1 I2C 特性
      2. 7.19.2 I2C フィルタ
      3. 7.19.3 I2C のタイミング図
    20. 7.20 SPI
      1. 7.20.1 SPI
      2. 7.20.2 SPI のタイミング図
    21. 7.21 UART
    22. 7.22 TIMx
    23. 7.23 TRNG
      1. 7.23.1 TRNG 電気的特性
      2. 7.23.2 TRNG スイッチング特性
    24. 7.24 エミュレーションおよびデバッグ
      1. 7.24.1 SWD タイミング
  9. 詳細説明
    1. 8.1  CPU
    2. 8.2  動作モード
      1. 8.2.1 動作モード別の機能 (MSPM0G150x)
    3. 8.3  パワー・マネージメント・ユニット (PMU)
    4. 8.4  クロック・モジュール (CKM)
    5. 8.5  DMA
    6. 8.6  イベント
    7. 8.7  メモリ
      1. 8.7.1 メモリ構成
      2. 8.7.2 ペリフェラル・ファイル・マップ
      3. 8.7.3 ペリフェラルの割り込みベクタ
    8. 8.8  フラッシュ・メモリ
    9. 8.9  SRAM
    10. 8.10 GPIO
    11. 8.11 IOMUX
    12. 8.12 ADC
    13. 8.13 温度センサ
    14. 8.14 VREF
    15. 8.15 COMP
    16. 8.16 DAC
    17. 8.17 OPA
    18. 8.18 GPAMP
    19. 8.19 TRNG
    20. 8.20 AES
    21. 8.21 CRC
    22. 8.22 UART
    23. 8.23 I2C
    24. 8.24 SPI
    25. 8.25 WWDT
    26. 8.26 RTC
    27. 8.27 タイマ (TIMx)
    28. 8.28 デバイスのアナログ接続
    29. 8.29 入力 / 出力の回路図
    30. 8.30 シリアル・ワイヤ・デバッグ・インターフェイス
    31. 8.31 ブート・ストラップ・ローダ (BSL)
    32. 8.32 デバイス・ファクトリ定数
    33. 8.33 識別
  10. アプリケーション、実装、およびレイアウト
    1. 9.1 代表的なアプリケーション
      1. 9.1.1 回路図
  11. 10デバイスおよびドキュメントのサポート
    1. 10.1 入門と次のステップ
    2. 10.2 デバイス命名規則
    3. 10.3 ツールとソフトウェア
    4. 10.4 ドキュメントのサポート
    5. 10.5 サポート・リソース
    6. 10.6 商標
    7. 10.7 静電気放電に関する注意事項
    8. 10.8 用語集
  12. 11メカニカル、パッケージ、および注文情報
  13. 12改訂履歴

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

信号の説明

表 6-3 信号の説明
機能 信号名 ピン番号 (1) ピンの種類 (2) 説明
64 PM 48 PT、RGZ 32 RHB 28 DGS28 24 VQFN
ADC A0_0 31 47 31 2 2 I ADC0 アナログ入力 0
A0_1 30 46 30 1 1 I ADC0 アナログ入力 1
A0_2 26 45 29 28 I ADC0 アナログ入力 2
A0_3 25 44 28 27 20 I ADC0 アナログ入力 3
A0_4 27 I ADC0 アナログ入力 4
A0_5 23 42 I ADC0 アナログ入力 5
A0_6 19 41 I ADC0 アナログ入力 6
A0_7 18 40 26 25 18 I ADC0 アナログ入力 7
A0_12 7 29 18 17 I ADC0 アナログ入力 12
A1_0 8 30 19 18 I ADC1 アナログ入力 0
A1_1 9 31 20 19 I ADC1 アナログ入力 1
A1_2 10 32 21 20 14 I ADC1 アナログ入力 2
A1_3 11 33 22 21 15 I ADC1 アナログ入力 3
A1_4 14 36 I ADC1 アナログ入力 4
A1_5 15 37 I ADC1 アナログ入力 5
A1_6 16 38 I ADC1 アナログ入力 6
A1_7 17 39 25 24 I ADC1 アナログ入力 7
BSL BSL_invoke 11 33 22 21 15 I ブートローダの呼び出しに使用する入力ピン
BSL (I2C) BSLSCL 34 2 2 5 I/O デフォルトの I2C BSL クロック
BSLSDA 33 1 1 4 I/O デフォルトの I2C BSL データ
BSL (UART) BSLRX 57 19 15 16 12 I デフォルトの UART BSL 受信
BSLTX 56 18 14 15 11 O デフォルトの UART BSL 送信
クロック CLK_OUT 7
18
39
49
55
56
63
5
13
17
18
29
40
11
13
14
18
26
14
15
17
25
10
11
18
O 設定可能クロック出力
HFCLK_IN 46 12 10 13 9 I デジタル高周波数クロック入力
HFXIN 45 11 9 12 8 I 高周波数水晶発振器 HFXT の入力
HFXOUT 46 12 10 13 9 O 高周波水晶発振器 HFXT の出力
LFCLK_IN 44 10 8 11 I デジタル低周波数クロック入力
LFXIN 43 9 7 10 I 低周波数水晶発振器 LFXT の入力
LFXOUT 44 10 8 11 O 低周波数水晶発振器 LFXT の出力
ROSC 42 8 6 9 7 I 発振器の精度向上のために使用する外付け抵抗
コンパレータ COMP0_IN0- 31 47 31 2 2 I コンパレータ 0 反転入力 0
COMP0_IN0+ 30 46 30 1 1 I コンパレータ 0 非反転入力 0
COMP0_IN1- 10 32 21 20 14 I コンパレータ 0 反転入力 1
COMP0_IN1+ 11 33 22 21 15 I コンパレータ 0 非反転入力 1
COMP0_IN2- 6 28 17 I コンパレータ 0 反転入力 2
COMP0_IN2+ 7 29 18 17 I コンパレータ 0 非反転入力 2
COMP0_IN3+ 8 30 19 18 11 I コンパレータ 0 非反転入力 3
COMP0_OUT 22
49
57
13
19
11
15
16 12 O コンパレータ 0 出力
COMP1_IN0- 29 I コンパレータ 1 反転入力 0
COMP1_IN0+ 28 I コンパレータ 1 非反転入力 0
COMP1_IN1- 24 43 27 26 19 I コンパレータ 1 反転入力 1
COMP1_IN1+ 23 42 I コンパレータ 1 非反転入力 1
COMP1_IN2- 14 36 I コンパレータ 1 反転入力 2
COMP1_IN3+ 8 30 19 18 11 I コンパレータ 1 非反転入力 3
COMP1_OUT 43
60
62
9
22
7 10 O コンパレータ 1 出力
COMP2_IN0- 21 I コンパレータ 2 反転入力 0
COMP2_IN0+ 20 I コンパレータ 2 非反転入力 0
COMP2_IN1- 17 39 25 24 I コンパレータ 2 反転入力 1
COMP2_IN1+ 16 38 I コンパレータ 2 非反転入力 1
COMP2_OUT 9
16
29
31
38
20 19 O コンパレータ 2 出力
DAC DAC_OUT 8 30 19 18 11 O DAC出力
デバッグ SWCLK 13 35 24 23 17 I シリアル・ワイヤ・デバッグ入力クロック
SWDIO 12 34 23 22 16 I/O シリアル・ワイヤ・デバッグ・データ入力 / 出力
FCC FCC_IN 5
9
33
45
1
11
27
31
1
9
16
20
4
12
19
8
13
I 周波数クロック・カウンタ入力
汎用アンプ GPAMP_IN+ 30 46 30 1 1 I GPAMP 非反転端子入力
GPAMP_IN- 11 33 22 21 15 I GPAMP 反転端子入力
GPAMP_OUT 18 40 26 25 18 O GPAMP 出力
GPIO PA0 33 1 1 4 I/O SHUTDOWN からのウェークアップ機能を備えた汎用デジタル I/O
PA1 34 2 2 5 I/O SHUTDOWN からのウェークアップ機能を備えた汎用デジタル I/O
PA2 42 8 6 9 7 I/O 汎用デジタル I/O
PA3 43 9 7 10 I/O 汎用デジタル I/O
PA4 44 10 8 11 I/O 汎用デジタル I/O
PA5 45 11 9 12 8 I/O 汎用デジタル I/O
PA6 46 12 10 13 9 I/O 汎用デジタル I/O
PA7 49 13 11 I/O 汎用デジタル I/O
PA8 54 16 12 I/O 汎用デジタル I/O
PA9 55 17 13 14 10 I/O 汎用デジタル I/O
PA10 56 18 14 15 11 I/O SHUTDOWN からのウェークアップ機能を備えた汎用デジタル I/O
PA11 57 19 15 16 12 I/O SHUTDOWN からのウェークアップ機能を備えた汎用デジタル I/O
PA12 5 27 16 13 I/O 汎用デジタル I/O
PA13 6 28 17 I/O 汎用デジタル I/O
PA14 7 29 18 17 I/O 汎用デジタル I/O
PA15 8 30 19 18 I/O 汎用デジタル I/O
PA16 9 31 20 19 I/O 汎用デジタル I/O
PA17 10 32 21 20 14 I/O SHUTDOWN からのウェークアップ機能を備えた汎用デジタル I/O
PA18 11 33 22 21 15 I/O SHUTDOWN からのウェークアップ機能を備えた汎用デジタル I/O
PA19 12 34 23 22 16 I/O 汎用デジタル I/O
PA20 13 35 24 23 17 I/O 汎用デジタル I/O
PA21 17 39 25 24 I/O 汎用デジタル I/O
PA22 18 40 26 25 18 I/O 汎用デジタル I/O
PA23 24 43 27 26 19 I/O 汎用デジタル I/O
PA24 25 44 28 27 20 I/O 汎用デジタル I/O
PA25 26 45 29 28 I/O 汎用デジタル I/O
PA26 30 46 30 1 1 I/O 汎用デジタル I/O
PA27 31 47 31 2 2 I/O 汎用デジタル I/O
PA28 35 3 I/O SHUTDOWN からのウェークアップ機能を備えた汎用デジタル I/O
PA29 36 I/O 汎用デジタル I/O
PA30 37 I/O 汎用デジタル I/O
PA31 39 5 I/O SHUTDOWN からのウェークアップ機能を備えた汎用デジタル I/O
GPIO PB0 47 I/O 汎用デジタル I/O
PB1 48 I/O 汎用デジタル I/O
PB2 50 14 I/O 汎用デジタル I/O
PB3 51 15 I/O 汎用デジタル I/O
PB4 52 I/O 汎用デジタル I/O
PB5 53 I/O 汎用デジタル I/O
PB6 58 20 I/O 汎用デジタル I/O
PB7 59 21 I/O 汎用デジタル I/O
PB8 60 22 I/O 汎用デジタル I/O
PB9 61 23 I/O 汎用デジタル I/O
PB10 62 I/O 汎用デジタル I/O
PB11 63 I/O 汎用デジタル I/O
PB12 64 I/O 汎用デジタル I/O
PB13 1 I/O 汎用デジタル I/O
PB14 2 24 I/O 汎用デジタル I/O
PB15 3 25 I/O 汎用デジタル I/O
PB16 4 26 I/O 汎用デジタル I/O
PB17 14 36 I/O 汎用デジタル I/O
PB18 15 37 I/O 汎用デジタル I/O
PB19 16 38 I/O 汎用デジタル I/O
PB20 19 41 I/O 汎用デジタル I/O
PB21 20 I/O 汎用デジタル I/O
PB22 21 I/O 汎用デジタル I/O
PB23 22 I/O 汎用デジタル I/O
PB24 23 42 I/O 汎用デジタル I/O
PB25 27 I/O 汎用デジタル I/O
PB26 28 I/O 汎用デジタル I/O
PB27 29 I/O 汎用デジタル I/O
I2C I2C0_SCL 34
39
57
2
5
19
2
15
5
16
12 I/O I2C0 シリアル・クロック
I2C0_SDA 33
35
56
1
3
18
1
14
4
15
11 I/O I2C0 シリアル・データ
I2C1_SCL 8
10
36
44
50
57
10
14
19
30
32
8
15
19
21
11
16
18
20
12
14
I/O I2C1 シリアル・クロック
I2C1_SDA 9
11
37
43
51
56
9
15
18
31
33
7
14
20
22
10
15
19
21
11
15
I/O I2C1 シリアル・データ
チョッパ安定化オペアンプ (ゼロドリフト・オペアンプ) OPA0_IN0+ 30 46 30 1 1 I OPA0 非反転端子入力 0
OPA0_IN1+ 26 45 29 28 I OPA0 非反転端子入力 1
OPA0_IN2+ 8 30 19 18 11 I OPA0 非反転端子入力 2
OPA0_IN0- 31 47 31 2 2 I OPA0 反転端子入力 0
OPA0_IN1- 25 44 28 27 20 I OPA0 反転端子入力 1
OPA0_OUT 18 40 26 25 18 O OPA0 出力
OPA1_IN0+ 16 38 I OPA1 非反転端子入力 0
OPA1_IN1+ 11 33 22 21 15 I OPA1 非反転端子入力 1
OPA1_IN2+ 8 30 19 18 11 I OPA1 非反転端子入力 2
OPA1_IN0- 19 41 I OPA1 反転端子入力 0
OPA1_IN1- 10 32 21 20 14 I OPA1 反転端子入力 1
OPA1_OUT 9 31 20 19 O OPA1 出力
電源 VSS 41 7 5 8 6 P グランド電源
VDD 40 6 4 7 5 P 電源
VCORE 32 48 32 3 3 P 安定化コア電源出力
QFN パッド パッド パッド P QFN パッケージの露出サーマル・パッド。VSS に接続することを推奨します。
RTC RTC_OUT 31
55
17
47
13
31
2
14
2
10
O RTC クロック出力
SPI SPI0_CS0 27
42
54
8
16
6
12
9 7 I/O SPI0 チップ・セレクト 0
SPI0_CS1 23
28
43
58
9
20
42
7 10 I/O SPI0 チップ・セレクト 1
SPI0_CS2 19
25
59
21
41
44
28 27 20 I/O SPI0 チップ・セレクト 2
SPI0_CS3 2
23
24
24
42
43
27 26 19 I/O SPI0 チップ・セレクト 3
SPI0_SCK 5
15
46
57
12
19
27
37
10
15
16
13
16
9
12
13
I/O SPI0 クロック信号入力 – SPI ペリフェラル・モード
クロック信号出力 – SPI コントローラ・モード
SPI0_POCI 6
16
44
56
10
18
28
38
8
14
17
11
15
11 I/O SPI0 コントローラ入力 / ペリフェラル出力
SPI0_PICO 7
14
45
55
11
17
29
36
9
13
18
12
14
17
8
10
I/O SPI0 コントローラ出力 / ペリフェラル入力
SPI1_CS0 19
30
42
58
8
20
41
46
6
30
1
9
1
7
I/O SPI1 チップ・セレクト 0
SPI1_CS1 14
29
31
36
47
31 2 2 I/O SPI1 チップ・セレクト 1
SPI1_CS2 8
15
47
30
37
19 18 I/O SPI1 チップ・セレクト 2
SPI1_CS3 2
26
48
24
45
29 28 I/O SPI1 チップ・セレクト 3
SPI1_SCK 4
10
22
61
23
26
32
21 20 14 I/O SPI1 クロック信号入力 – SPI ペリフェラル・モード
クロック信号出力 – SPI コントローラ・モード
SPI1_POCI 2
9
20
59
21
24
31
20 19 I/O SPI1 コントローラ入力 / ペリフェラル出力
SPI1_PICO 3
11
21
60
22
25
33
22 21 15 I/O SPI1 コントローラ出力 / ペリフェラル入力
システム NRST 38 4 3 6 4 I リセット入力 (アクティブ Low)
タイマ TIMG0_C0 5
24
45
62
11
27
43
9
16
27
12
26
8
13
19
I/O 汎用タイマ 0 CCR0 キャプチャ入力 / 比較出力
TIMG0_C1 6
25
46
63
12
28
44
10
17
28
13
27
9
20
I/O 汎用タイマ 0 CCR1 キャプチャ入力 / 比較出力
TIMG6_C0 17
28
36
45
50
58
62
11
14
20
39
9
25
12
24
8 I/O 汎用タイマ 6 CCR0 キャプチャ入力 / 比較出力
TIMG6_C1 18
29
37
46
51
59
63
12
15
21
40
10
26
13
25
9
18
I/O 汎用タイマ 6 CCR1 キャプチャ入力 / 比較出力
TIMG7_C0 3
10
24
30
35
43
3
9
25
32
43
46
7
21
27
30
1
10
20
26
1
14
19
I/O 汎用タイマ 7 CCR1 キャプチャ入力 / 比較出力
TIMG7_C1 4
11
16
25
31
39
42
44
49
5
8
10
13
26
33
38
44
47
6
8
11
22
28
31
2
9
11
21
27
2
7
15
20
I/O 汎用タイマ 7 CCR1 キャプチャ入力 / 比較出力
TIMG8_C0 3
17
20
24
30
34
36
43
45
49
58
62
2
9
11
13
20
25
39
43
46
2
7
9
11
25
27
30
1
5
10
12
24
26
1
8
19
I/O 汎用タイマ 8 CCR0 キャプチャ入力 / 比較出力
タイマ (続き) TIMG8_C1 4
16
18
21
31
33
37
42
44
46
59
63
1
8
10
12
21
26
38
40
47
1
6
8
10
26
31
2
4
9
11
13
25
2
7
9
18
I/O 汎用タイマ 8 CCR1 キャプチャ入力 / 比較出力
TIMG8_IDX 2
8
34
49
2
13
24
30
2
11
19
5
18
I 汎用タイマ 8 直交エンコーダ・インデックス・パルス入力
TIMG12_C0 1
7
19
56
18
29
41
14
18
15
17
11 I/O 32 ビット汎用タイマ 0 CCR0 キャプチャ入力 / 比較出力
TIMG12_C1 2
23
26
39
5
24
42
45
29 28 I/O 32 ビット汎用タイマ 0 CCR1 キャプチャ入力 / 比較出力
TIMA0_C0 2
17
33
54
60
1
16
22
24
39
1
12
25
4
24
I/O 高度制御タイマ 0 CCR0 キャプチャ入力 / 比較出力
TIMA0_C0N 18
55
61
17
23
40
13
26
14
25
10
18
I/O 高度制御タイマ 0 CCR0 キャプチャ入力 / 比較出力 (反転)
TIMA0_C1 18
34
43
49
55
61
64
2
9
13
17
23
40
2
7
11
13
26
5
10
14
25
10
18
I/O 高度制御タイマ 0 CCR1 キャプチャ入力 / 比較出力
TIMA0_C1N 1
19
23
26
44
55
10
17
41
42
45
8
13
29
11
14
28
10 I/O 高度制御タイマ 0 CCR1 キャプチャ入力 / 比較出力 (反転)
タイマ (続き) TIMA0_C2 8
14
19
43
47
49
52
56
64
9
13
18
30
36
41
7
11
14
19
10
15
18
11 I/O 高度制御タイマ 0 CCR2 キャプチャ入力 / 比較出力
TIMA0_C2N 9
15
46
48
53
57
12
19
31
37
10
15
20
13
16
19
9
12
I/O 高度制御タイマ 0 CCR2 キャプチャ入力 / 比較出力 (反転)
TIMA0_C3 1
5
10
23
24
26
28
35
44
50
3
10
14
27
32
42
43
45
8
16
21
27
29
11
20
26
28
13
14
19
I/O 高度制御タイマ 0 CCR3 キャプチャ入力 / 比較出力
TIMA0_C3N 6
11
25
29
39
51
5
15
28
33
44
17
22
28
21
27
15
20
I/O 高度制御タイマ 0 CCR3 キャプチャ入力 / 比較出力 (反転)
TIMA1_C0 8
10
14
28
35
47
50
52
56
3
14
18
30
32
36
14
19
21
15
18
20
11
14
I/O 高度制御タイマ 1 CCR0 キャプチャ入力 / 比較出力
TIMA1_C0N 8
23
52
54
58
16
20
30
42
12
19
18 I/O 高度制御タイマ 0 CCR3 キャプチャ入力 / 比較出力 (反転)
TIMA1_C1 9
11
15
25
29
39
48
51
53
57
5
15
19
31
33
37
44
15
20
22
28
16
19
21
27
12
15
20
I/O 高度制御タイマ 1 CCR1 キャプチャ入力 / 比較出力
TIMA1_C1N 9
19
53
55
59
17
21
31
41
13
20
14
19
10 I/O 高度制御タイマ 1 CCR1 キャプチャ入力 / 比較出力 (反転)
タイマ (続き) TIMA_FAL0 22
30
35
46
3
12
46
10
30
1
13
1
9
I 高度制御タイマ 0 フォルト処理入力
TIMA_FAL1 19
33
45
64
1
11
41
1
9
4
12
8 I 高度制御タイマ 1 フォルト処理入力
TIMA_FAL2 27
31
34
2
47
2
31
2
5
2 I 高度制御タイマ 2 フォルト処理入力
UART UART0_TX 33
35
47
56
1
3
18
1
14
4
15
11 O UART0 送信データ
UART0_RX 34
39
48
57
2
5
19
2
15
5
16
12 I UART0 受信データ
UART0_CTS 7
16
27
55
17
29
38
13
18
14
17
10 I UART0「送信可」フロー制御入力
UART0_RTS 8
28
54
16
30
12
19
18 O UART0「送信要求」フロー制御出力
UART1_TX 10
52
54
58
16
20
32
12
21
20 14 O UART1 送信データ
UART1_RX 11
53
55
59
17
21
33
13
22
14
21
10
15
I UART1 受信データ
UART1_CTS 17
50
60
14
22
39
25 24 I UART1「送信可」フロー制御入力
UART1_RTS 18
51
61
15
23
40
26 25 18 O UART1「送信要求」フロー制御出力
UART2_TX 3
14
17
24
25
36
39
43
25
27
24
26
19 O UART2 送信データ
UART2_RX 4
15
18
25
26
37
40
44
26
28
25
27
18
20
I UART2 受信データ
UART2_CTS 37
43
50
58
9
14
20
7 10 I UART2「送信可」フロー制御入力
UART2_RTS 36
44
51
59
10
15
21
8 11 O UART2「送信要求」フロー制御出力
UART UART3_TX 7
30
50
64
14
29
46
18
30
1
17
1 O UART3 送信データ
UART3_RX 1
6
26
51
15
28
45
17
29
28 I UART3 受信データ
UART3_CTS 3
5
24
52
25
27
43
16
27
26 13
19
I UART3「送信可」フロー制御入力
UART3_RTS 4
6
25
53
26
28
44
17
28
27 20 O UART3「送信要求」フロー制御出力
基準電圧 (3) VREF+ 24 43 27 26 19 I/O リファレンス電圧 (VREF) 電源 - 外部リファレンス入力または内部リファレンス出力
VREF- 17 39 25 24 I/O リファレンス電圧 (VREF) 電源グランド - 外部リファレンス入力または内部リファレンス出力
– = 使用不可
I = 入力、O = 出力、I/O = 入出力、P = 電源
VREF+ と VREF- を使用して ADC などのアナログ・ペリフェラル用の外部リファレンス電圧を取り込む場合、デカップリング・コンデンサを VREF+ から VREF- / GND に、外部リファレンス電源に応じた容量で配置する必要があります。