JAJSSU8B October 2023 – May 2024 MSPM0G3105-Q1 , MSPM0G3106-Q1 , MSPM0G3107-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
パラメータ | テスト条件 | 最小値 | 代表値 | 最大値 | 単位 | |
---|---|---|---|---|---|---|
ウェークアップ タイミング | ||||||
tWAKE, SLEEP1 | SLEEP1 から RUN までのウェークアップ時間 (1) | 1.5 | us | |||
tWAKE, SLEEP2 | SLEEP2 から RUN までのウェークアップ時間 (1) | 2.1 | us | |||
tWAKE, STANDBY0 | STANDBY0 から RUN までのウェークアップ時間 (1) | 15.2 | us | |||
tWAKE, STANDBY1 | STANDBY1 から RUN までのウェークアップ時間 (1) | 15.2 | us | |||
tWAKE, STOP0 | STOP0 から RUN までのウェークアップ時間 (SYSOSC イネーブル) (1) | 12.1 | us | |||
tWAKE, STOP1 | STOP1 から RUN までのウェークアップ時間 (SYSOSC イネーブル) (1) | 13.5 | us | |||
tWAKE, STOP2 | STOP2 から RUN までのウェークアップ時間 (SYSOSC ディセーブル) (1) | 12.9 | ||||
tWAKEUP, SHDN | SHUTDOWN から RUN までのウェークアップ時間 (2) | 高速ブートがイネーブル | 240 | us | ||
高速ブートがディセーブル | 252 | |||||
非同期高速クロック要求タイミング | ||||||
tDELAY, SLEEP1 | 非同期要求のエッジから最初の 32MHz MCLK エッジまでの遅延時間 | モードは SLEEP1 | 0.33 | us | ||
tDELAY, SLEEP2 | 非同期要求のエッジから最初の 32MHz MCLK エッジまでの遅延時間 | モードは SLEEP2 | 0.93 | us | ||
tDELAY, STANDBY0 | 非同期要求のエッジから最初の 32MHz MCLK エッジまでの遅延時間 | モードは STANDBY0 | 3.2 | us | ||
tDELAY, STANDBY1 | 非同期要求のエッジから最初の 32MHz MCLK エッジまでの遅延時間 | モードは STANDBY1 | 3.2 | us | ||
tDELAY, STOP0 | 非同期要求のエッジから最初の 32MHz MCLK エッジまでの遅延時間 | モードは STOP0 | 0.1 | us | ||
tDELAY, STOP1 | 非同期要求のエッジから最初の 32MHz MCLK エッジまでの遅延時間 | モードは STOP1 | 2.4 | us | ||
tDELAY, STOP2 | 非同期要求のエッジから最初の 32MHz MCLK エッジまでの遅延時間 | モードは STOP2 | 0.9 | us | ||
スタートアップ タイミング | ||||||
tSTART、RESET | デバイスのリセット / パワーアップからのコールド スタートアップ時間 (3) | 高速ブートがイネーブル | 260 | us | ||
高速ブートがディセーブル | 308 | |||||
NRST のタイミング | ||||||
tRST、BOOTRST | BOOTRST を生成するための NRST ピンのパルス長 | ULPCLK≧4MHz | 1.5 | us | ||
ULPCLK=32kHz | 80 | |||||
tRST、POR | POR を生成するための NRST ピンのパルス長 | 1 | s |