JAJSQJ5A february 2023 – june 2023 MSPM0G3105 , MSPM0G3106 , MSPM0G3107
ADVANCE INFORMATION
テキサス・インスツルメンツは、10μF と 0.1μF の低 ESR セラミック・デカップリング・コンデンサを VDD ピンと VSS ピンの間に接続するとともに、これらのコンデンサを分離する電源ピンにできる限り近づけて配置し (数 mm 以内)、ループ面積を最小限に抑えることをおすすめします。ほとんどのアプリケーションでは 10μF のバルク・デカップリング・コンデンサが推奨値ですが、PCB の設計とアプリケーションの要件に基づいて、必要に応じてこの容量を調整することもできます。たとえば、より値の大きいコンデンサを使用することもできますが、電源レールの立ち上がり時間に影響を及ぼす可能性があります。
デバイスが RESET 状態から開放されてブート・プロセスを開始するには、NRST RESET ピンを VDD (電源レベル) にプルアップする必要があります。ほとんどのアプリケーションでは、外部の 47kΩ プルアップ抵抗を 10nF プルダウン・コンデンサに接続し、NRST ピンを他のデバイスまたはデバッグ・プローブで制御できるようにすることをおすすめします。
SYSOSC 周波数補正ループ (FCL) 回路では、公差 0.1%、温度係数 (TCR) は 25ppm/℃ 以内の外付け 100kΩ 抵抗を、ROSC ピンと VSS の間に取り付けます。この抵抗はリファレンス電流を確立し、補正ループを通して SYSOSC 周波数を安定させます。この抵抗が必要なのは、FCL 機能を使用して高精度を実現する場合で、SYSOSC FCL がイネーブルになっていない場合は必要ありません。FCL モードを使用しない場合、PA2 ピンをデジタル入出力ピンとして使用できます。
VCORE ピンには 0.47μF のタンク・コンデンサが必要で、デバイスのグランドとの距離を最小限に抑えてデバイスの近くに配置する必要があります。他の回路は VCORE ピンに接続しないでください。
5V 対応のオープン・ドレイン (ODIO) では、オープン・ドレイン IO はローサイド NMOS ドライバのみを実装し、ハイサイド PMOS ドライバを実装しないので、I2C および UART 機能に High を出力するためプルアップ抵抗が必要です。5V 対応のオープン・ドレイン IO はフェイルセーフで、VDD が供給されていない場合でも電圧が存在する可能性があります。