JAJSQH9A May 2023 – December 2023 MSPM0L1304-Q1 , MSPM0L1305-Q1 , MSPM0L1306-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
次の表に、各デバイス パッケージの各ピンで利用可能な機能を示します。
PINCMx | ピン名 | ピン機能 | ピン番号 | I/O 構造 | ||||||
---|---|---|---|---|---|---|---|---|---|---|
アナログ | デジタル (1) | 32 VQFN | 32 VSSOP | 28 VSSOP | 24 VQFN | 20 VSSOP | 16 SOT | |||
該当なし | N/A | VDD | 4 | 7 | 7 | 3 | 6 | 5 | 電源 | |
該当なし | N/A | VSS | 5 | 8 | 8 | 4 | 7 | 6 | 電源 | |
該当なし | N/A | VCORE | 32 | 3 | 3 | 23 | 3 | 2 | 電源 | |
1 | PA0 | UART1_TX [1] / I2C0_SDA [2] / TIMG1_C0 [3] / SPI0_CS1 [4] (デフォルトの BSL I2C_SDA) | 1 | 4 | 4 | 24 | 4 | 3 | 5V 許容オープン ドレイン | |
2 | PA1 | UART1_RX [1] / I2C0_SCL [2] / TIMG1_C1 [3] (デフォルトの BSL I2C_SCL) | 2 | 5 | 5 | 1 | 5 | 4 | 5V 許容オープン ドレイン | |
該当なし | N/A | NRST | 3 | 6 | 6 | 2 | リセット (2) | |||
3 | PA2 | ROSC | TIMG1_C1 [1] / SPI0_CS0 [2] | 6 | 9 | 9 | 5 | 8 | 7 | 標準 |
4 | PA3 | TIMG2_C0 [1] / SPI0_CS1 [2] / UART1_CTS [3] / COMP0_OUT [4] | 7 | 10 | 10 | 6 | – | – | 標準 | |
5 | PA4 | TIMG2_C1 [1] / SPI0_POCI [2] / UART1_RTS [3] | 8 | 11 | 11 | 7 | 9 | – | 標準 | |
6 | PA5 | TIMG0_C0 [1] / SPI0_PICO [2] | 9 | 12 | 12 | – | – | – | 高速 | |
7 | PA6 | TIMG0_C1 [1] / SPI0_SCK [2] | 10 | 13 | 13 | – | 10 | 8 | 標準 | |
8 | PA7 | COMP0_OUT [1] / CLK_OUT [2] / TIMG1_C0 [3] | 11 | 14 | – | – | – | – | 標準 | |
9 | PA8 | UART0_TX [1] / SPI0_CS0 [2] / UART1_RTS [3] / TIMG2_C0 [4] | 12 | 15 | – | – | – | – | 標準 | |
10 | PA9 | UART0_RX [1] / SPI0_PICO [2] / UART1_CTS [3] / TIMG2_C1 [4] | 13 | 16 | 14 | 8 | – | – | 標準 | |
11 | PA10 | UART1_TX [1] / SPI0_POCI [2] / I2C0_SDA [3] / TIMG4_C0 [4] | 14 | 17 | 15 | 9 | – | – | 高速 | |
12 | PA11 | UART1_RX [1] / SPI0_SCK [2] / I2C0_SCL [3] / TIMG4_C1 [4] / COMP0_OUT [5] | 15 | 18 | 16 | 10 | 11 | – | 標準 | |
13 | PA12 | UART0_CTS [1] / TIMG0_C0 [2] | 16 | 19 | – | – | – | – | 標準 | |
14 | PA13 | UART0_RTS [1] / TIMG0_C1 [2] / UART1_RX [3] | 17 | 20 | – | – | – | – | 標準 | |
15 | PA14 | UART1_CTS [1] / CLK_OUT [2] / UART1_TX [3] / TIMG1_C0 [4] | 18 | 21 | 17 | – | – | – | 標準 | |
16 | PA15 | A9 | UART1_RTS [1] / I2C1_SCL [2] / SPI0_CS2 [3] / TIMG4_C1 [4] | 19 | 22 | 18 | 11 | – | – | 標準 |
17 | PA16 | A8 / OPA1_OUT | COMP0_OUT [1] / I2C1_SDA [2] / SPI0_POCI [3] / TIMG0_C0 [4] | 20 | 23 | 19 | 12 | 12 | – | 標準 |
18 | PA17 | OPA1_IN1- | UART0_TX [1] / I2C1_SCL [2] / SPI0_SCK [3] / TIMG4_C0 [4] / SPI0_CS1 [5] | 21 | 24 | 20 | 13 | 13 | 9 | 標準 (ウェーク付き) |
該当なし | OPA1_IN0- | |||||||||
該当なし | N/A | OPA1_IN0- | – | – | – | – | 13 | – | アナログ | |
19 | PA18 | A7 / OPA1_IN0+ / GPAMP_IN- | UART0_RX [1] / SPI0_PICO [2] / I2C1_SDA [3] / TIMG4_C1 [4] (BSL 呼び出し) | 22 | 25 | 21 | 14 | 14 | 10 | 標準 (ウェーク付き) |
20 | PA19 | SWDIO [1] / I2C1_SDA [2] / SPI0_POCI [3] | 23 | 26 | 22 | 15 | 15 | 11 | 高速 | |
21 | PA20 | A6 / COMP0_IN1+ | SWCLK [1] / I2C1_SCL [2] / TIMG4_C0 [3] | 24 | 27 | 23 | 16 | 16 | 12 | 標準 |
22 | PA21 | A5 / VREF- | TIMG2_C0 [1] / UART0_CTS [2] / UART0_TX [3] | 25 | 28 | 24 | 17 | – | – | 標準 |
23 | PA22 | A4 / GPAMP_OUT / OPA0_OUT | UART0_RX [1] / TIMG2_C1 [2] / UART0_RTS [3] / CLK_OUT [4] / UART1_RX [5] (デフォルトの BSL UART_RX) | 26 | 29 | 25 | 18 | 17 | 13 | 標準 |
24 | PA23 | VREF+ / COMP0_IN1- | UART0_TX [1] / SPI0_CS3 [2] / TIMG0_C0 [3] / UART0_CTS [4] / UART1_TX [5] (デフォルトの BSL UART_TX) | 27 | 30 | 26 | 19 | 18 | 14 | 標準 |
25 | PA24 | A3 / OPA0_IN1- / OPA0_IN0- | SPI0_CS2 [1] / TIMG0_C1 [2] / UART0_RTS [3] | 28 | 31 | 27 | 20 | 19 | 15 | 標準 |
該当なし | N/A | OPA0_IN0- | – | – | – | – | 19 | – | アナログ | |
26 | PA25 | A2 / OPA0_IN0+ | TIMG4_C1 [1] / UART0_TX [2] / SPI0_PICO [3] | 29 | 32 | 28 | 21 | 20 | 16 | 標準 |
27 | PA26 | A1 / GPAMP_IN+ / COMP0_IN0+ | TIMG1_C0 [1] / UART0_RX [2] / SPI0_POCI [3] | 30 | 1 | 1 | 22 | 1 | 1 | 標準 |
28 | PA27 | A0 / COMP0_IN0- | TIMG1_C1 [1] / SPI0_CS3 [2] | 31 | 2 | 2 | – | 2 | – | 標準 |
IO 構造 | 反転制御 | 駆動能力制御 | ヒステリシス制御 | プルアップ抵抗 | プルダウン抵抗 | ウェークアップ ロジック |
---|---|---|---|---|---|---|
標準駆動 | Y | Y | Y | |||
標準駆動 (ウェーク付き) | Y | Y | Y | Y | ||
高速 | Y | Y | Y | Y | ||
5V 対応オープン ドレイン | Y | Y | Y | Y |