JAJSFG2I
December 2013 – May 2018
OPA172
,
OPA2172
,
OPA4172
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
JFET入力の低ノイズ・アンプ
優れたTHD性能
4
改訂履歴
5
概要(続き)
6
Device Comparison
6.1
Device Comparison
6.2
Device Family Comparison
7
Pin Configuration and Functions
Pin Functions: OPA172
Pin Functions: OPA2172 and OPA4172
8
Specifications
8.1
Absolute Maximum Ratings
8.2
ESD Ratings
8.3
Recommended Operating Conditions
8.4
Thermal Information: OPA172
8.5
Thermal Information: OPA2172
8.6
Thermal Information: OPA4172
8.7
Electrical Characteristics
8.8
Typical Characteristics: Table of Graphs
8.9
Typical Characteristics
9
Detailed Description
9.1
Overview
9.2
Functional Block Diagram
9.3
Feature Description
9.3.1
EMI Rejection
9.3.2
Phase-Reversal Protection
9.3.3
Capacitive Load and Stability
9.4
Device Functional Modes
9.4.1
Common-Mode Voltage Range
9.4.2
Electrical Overstress
9.4.3
Overload Recovery
10
Applications and Implementation
10.1
Application Information
10.2
Typical Applications
10.2.1
Capacitive Load Drive Solution Using an Isolation Resistor
10.2.1.1
Design Requirements
10.2.1.2
Detailed Design Procedure
10.2.1.3
Application Curve
10.2.2
Bidirectional Current Source
10.2.3
JFET-Input Low-Noise Amplifier
11
Power-Supply Recommendations
12
Layout
12.1
Layout Guidelines
12.2
Layout Example
13
デバイスおよびドキュメントのサポート
13.1
デバイス・サポート
13.1.1
開発サポート
13.1.1.1
TINA-TI(無料のダウンロード・ソフトウェア)
13.2
ドキュメントのサポート
13.2.1
関連資料
13.3
関連リンク
13.4
コミュニティ・リソース
13.5
商標
13.6
静電気放電に関する注意事項
13.7
Glossary
14
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
D|8
MSOI002K
DCK|5
MPDS025J
DBV|5
MPDS018T
サーマルパッド・メカニカル・データ
発注情報
jajsfg2i_oa
jajsfg2i_pm
12.2
Layout Example
Figure 52.
Operational Amplifier Board Layout for Noninverting Configuration