JAJSFX4D
June 2011 – August 2020
OPA171-Q1
,
OPA2171-Q1
,
OPA4171-Q1
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
改訂履歴
5
ピン構成および機能
ピンの機能:OPA171-Q1、OPA2171-Q1
ピンの機能:OPA4171-Q1
6
仕様
6.1
絶対最大定格
6.2
ESD 定格
6.3
推奨動作条件
6.4
熱に関する情報 - OPA171-Q1 および OPA2171-Q1
6.5
熱に関する情報 — OPA4171-Q1
6.6
電気的特性
6.7
代表的特性
6.7.1
代表的特性
7
詳細説明
7.1
概要
7.2
機能ブロック図
7.3
機能説明
7.3.1
動作特性
7.3.2
位相反転保護
7.3.3
容量性負荷および安定度
7.4
デバイスの機能モード
7.4.1
同相電圧範囲
8
アプリケーションと実装
8.1
アプリケーション情報
8.1.1
電気的オーバーストレス
8.2
代表的なアプリケーション
8.2.1
絶縁抵抗の使用による容量性負荷駆動のソリューション
8.2.1.1
設計要件
8.2.1.2
詳細な設計手順
8.2.1.3
アプリケーション曲線
9
電源に関する推奨事項
10
レイアウト
10.1
レイアウトのガイドライン
10.2
レイアウト例
11
デバイスおよびドキュメントのサポート
11.1
ドキュメントのサポート
11.1.1
関連資料
11.2
関連リンク
11.3
ドキュメントの更新通知を受け取る方法
11.4
サポート・リソース
11.5
商標
11.6
静電気放電に関する注意事項
11.7
用語集
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
D|8
MSOI002K
DGK|8
MPDS028E
サーマルパッド・メカニカル・データ
発注情報
jajsfx4d_oa
jajsfx4d_pm
6.7.1
代表的特性
図 6-1
オフセット電圧の生産分布
図 6-3
オフセット電圧と温度との関係
図 6-5
オフセット電圧と同相電圧との関係:V
SUPPLY
(V) = ±18V
(上段)
図 6-7
I
B
および I
OS
と同相電圧との関係
図 6-9
出力電圧スイングと出力電流との関係 (最大供給能力)
図 6-11
CMRR と温度との関係
図 6-13
0.1Hz~10Hz のノイズ
図 6-15
THD+N 比と周波数との関係
図 6-17
静止電流と温度との関係
図 6-19
開ループ ゲインおよび位相と周波数との関係
図 6-21
開ループ ゲインと温度との関係
図 6-23
小信号オーバーシュートと容量性負荷との関係
(出力ステップ 100mV)
図 6-25
位相反転が発生しない
図 6-27
負の過負荷からの回復
図 6-29
小信号ステップ応答 (100mV)
G = -1
R
L
= 10kΩ
C
L
= 100pF
図 6-31
大信号ステップ応答
G = -1
図 6-33
大信号セトリング タイム (10V 負ステップ)
図 6-35
最大出力電圧と周波数との関係
図 6-2
オフセット電圧ドリフトの分布
図 6-4
オフセット電圧と同相電圧との関係:V
SUPPLY
(V) = ±18V
図 6-6
オフセット電圧と電源電圧との関係
図 6-8
入力バイアス電流と温度との関係
図 6-10
CMRR および PSRR と周波数との関係
(入力換算)
図 6-12
PSRR と温度との関係
図 6-14
入力電圧ノイズ スペクトル密度と周波数との関係
図 6-16
THD+N と出力振幅との関係
図 6-18
静止電流と電源電圧との関係
図 6-20
閉ループ ゲインと周波数との関係
図 6-22
開ループ出力インピーダンスと周波数との関係
図 6-24
小信号オーバーシュートと容量性負荷との関係
(出力ステップ 100mV)
図 6-26
正の過負荷からの回復
図 6-28
小信号ステップ応答 (100mV)
G = 1
R
L
= 10kΩ
C
L
= 100pF
図 6-30
大信号ステップ応答
G = -1
図 6-32
大信号セトリング タイム (10V 正ステップ)
図 6-34
短絡電流と温度との関係
図 6-36
チャネル セパレーションと周波数との関係