JAJSGL4
December 2018
OPA2313-Q1
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
EMIRR IN+と周波数との関係
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions: OPA2313-Q1
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics: 5.5 V
6.6
Electrical Characteristics: 1.8 V
6.7
Typical Characteristics: Tables of Graphs
6.8
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Operating Voltage
7.3.2
Rail-to-Rail Input
7.3.3
Rail-to-Rail Output
7.3.4
Common-Mode Rejection Ratio (CMRR)
7.3.5
Capacitive Load and Stability
7.3.6
EMI Susceptibility and Input Filtering
7.3.7
Input and ESD Protection
7.4
Device Functional Modes
8
Application and Implementation
8.1
Application Information
8.2
Typical Application
8.2.1
Design Requirements
8.2.2
Detailed Design Procedure
8.2.3
Application Curve
8.3
System Examples
9
Power Supply Recommendations
10
Layout
10.1
Layout Guidelines
10.2
Layout Example
11
デバイスおよびドキュメントのサポート
11.1
ドキュメントのサポート
11.1.1
関連資料
11.2
ドキュメントの更新通知を受け取る方法
11.3
コミュニティ・リソース
11.4
商標
11.5
静電気放電に関する注意事項
11.6
Glossary
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
D|8
MSOI002K
DGK|8
MPDS028E
サーマルパッド・メカニカル・データ
発注情報
jajsgl4_oa
jajsgl4_pm
11.4
商標
E2E is a trademark of Texas Instruments.