JAJSE33A
November 2017 – December 2017
OPA2333P
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
双方向、ローサイドの電流シャント・アンプ
オフセット電圧と温度との関係
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information: OPA2333P
6.5
Electrical Characteristics
6.6
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Operating Voltage
7.3.2
Input Voltage
7.3.3
Internal Offset Correction
7.3.4
Achieving Output Swing to the Op Amp Negative Rail
7.3.5
Specified Start-Up Performance
7.3.6
WSON Package
7.4
Device Functional Modes
8
Application and Implementation
8.1
Application Information
8.2
Typical Application
8.2.1
Bidirectional Current-Sensing
8.2.1.1
Design Requirements
8.2.1.2
Detailed Design Procedure
8.2.1.3
Application Curve
8.2.2
High-Side Voltage-to-Current (V-I) Converter
8.2.2.1
Design Requirements
8.2.2.2
Detailed Design Procedure
8.2.2.3
Application Curve
8.2.3
Other Applications
9
Power Supply Recommendations
10
Layout
10.1
Layout Guidelines
10.1.1
General Layout Guidelines
10.1.2
WSON (DFN) Layout Guidelines
10.2
Layout Example
11
デバイスおよびドキュメントのサポート
11.1
デバイス・サポート
11.1.1
開発サポート
11.2
ドキュメントのサポート
11.2.1
関連資料
11.3
ドキュメントの更新通知を受け取る方法
11.4
コミュニティ・リソース
11.5
商標
11.6
静電気放電に関する注意事項
11.7
Glossary
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DSG|8
MPDS308C
サーマルパッド・メカニカル・データ
DSG|8
QFND141I
発注情報
jajse33a_oa
jajse33a_pm
11.1.1
開発サポート
この製品の開発サポートについては、以下を参照してください。
『0V~2V入力、0mA~100mA出力、1%フルスケール誤差のハイサイドV-Iコンバータ』
『0V~5V入力、0µA~5µA出力の低レベルV-Iコンバータのリファレンス・デザイン』
『ADS8881x 18ビット、1MSPS、シリアル・インターフェイス、microPower、小型、精密差動入力、SARアナログ/デジタル・コンバータ』
『最小の歪みとノイズを実現するため最適化された18ビット、1MSPSのデータ収集のリファレンス・デザイン』
『ADS1100 自己較正、16ビットのアナログ/デジタル・コンバータ』
『REF31xx 最大15ppm/℃、100μA、SOT-23シリーズ基準電圧』
『INA326、INA327 高精度、低ドリフト係数、CMOS計装用アンプ』