JAJSDR3D
September 2017 – December 2018
OPA2837
,
OPA837
PRODUCTION DATA.
1
特長
2
アプリケーション
真のグランド入力および出力範囲を備えた低消費電力、低ノイズ、高精度、シングルエンドSAR ADCドライバ
3
概要
Device Images
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information: OPA837
6.5
Thermal Information: OPA2837
6.6
Electrical Characteristics: VS = 5 V
6.7
Electrical Characteristics: VS = 3 V
6.8
Typical Characteristics: VS = 5.0 V
6.9
Typical Characteristics: VS = 3.0 V
6.10
Typical Characteristics: ±2.5-V to ±1.5-V Split Supply
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagrams
7.3
Feature Description
7.3.1
OPA837 Comparison
7.3.2
Input Common-Mode Voltage Range
7.3.3
Output Voltage Range
7.3.4
Power-Down Operation
7.3.5
Low-Power Applications and the Effects of Resistor Values on Bandwidth
7.3.6
Driving Capacitive Loads
7.4
Device Functional Modes
7.4.1
Split-Supply Operation (±1.35 V to ±2.7 V)
7.4.2
Single-Supply Operation (2.7 V to 5.4 V)
8
Application and Implementation
8.1
Application Information
8.1.1
Noninverting Amplifier
8.1.2
Inverting Amplifier
8.1.3
Output DC Error Calculations
8.1.4
Output Noise Calculations
8.1.5
Instrumentation Amplifier
8.1.6
Attenuators
8.1.7
Differential to Single-Ended Amplifier
8.1.8
Differential-to-Differential Amplifier
8.1.9
Pulse Application With Single-Supply Circuit
8.1.10
ADC Driver Performance
8.2
Typical Applications
8.2.1
Active Filters
8.2.1.1
Design Requirements
8.2.1.2
Detailed Design Procedure
8.2.1.3
Application Curves
8.2.2
Implementing a 2:1 Active Multiplexer
8.2.2.1
Design Requirements
8.2.2.2
Detailed Design Procedure
8.2.3
1-Bit PGA Operation
8.2.3.1
Design Requirements
8.2.3.2
Detailed Design Procedure
9
Power Supply Recommendations
10
Layout
10.1
Layout Guidelines
10.2
Layout Example
11
デバイスおよびドキュメントのサポート
11.1
ドキュメントのサポート
11.1.1
関連資料
11.2
関連リンク
11.3
ドキュメントの更新通知を受け取る方法
11.4
コミュニティ・リソース
11.5
商標
11.6
静電気放電に関する注意事項
11.7
Glossary
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RUN|10
MPQF225C
DGK|8
MPDS028E
サーマルパッド・メカニカル・データ
RUN|10
QFND329A
発注情報
jajsdr3d_oa
jajsdr3d_pm
11.1.1
関連資料
関連資料については、以下を参照してください。
テキサス・インスツルメンツ、
『ADS8860 16ビット、1MSPS、シリアル・インターフェイス、microPower、小型、シングルエンド入力、SARアナログ・デジタル・コンバータ』
データシート
テキサス・インスツルメンツ、
『LM7705 低ノイズ、負のバイアス・ジェネレータ』
データシート
テキサス・インスツルメンツ、
『OPA838 1mA、300MHzゲイン帯域幅、電圧帰還型オペアンプ』
データシート
テキサス・インスツルメンツ、
『REF50xx 低ノイズ、超低ドリフト、高精度基準電圧』
データシート
テキサス・インスツルメンツ、
『OPA837DBV、OPA836DBV EVM』
ユーザー・ガイド
テキサス・インスツルメンツ、
『単一電源オペアンプの設計テクニック』
アプリケーション・レポート
テキサス・インスツルメンツ、
『高速オペアンプのノイズ解析』
アプリケーション・レポート
テキサス・インスツルメンツ、
『ADCインターフェイス・アプリケーションにおけるMFBフィルタ用の設計方法論』
アプリケーション・ノート
テキサス・インスツルメンツ、
『サレン・キー・フィルタのコンポーネント・プリディストーション』
アプリケーション・ノート
テキサス・インスツルメンツ、
『TIDA-01565 有線OR MUXおよびPGAのリファレンス・デザイン』
デザイン・ガイド
テキサス・インスツルメンツ、
TINAモデルおよびシミュレーション・ツール